1. <ol id="v4alz"></ol>
    參數(shù)資料
    型號: PIC18F2450-I/ML
    廠商: Microchip Technology
    文件頁數(shù): 184/241頁
    文件大?。?/td> 0K
    描述: IC PIC MCU FLASH 8KX16 28QFN
    產(chǎn)品培訓(xùn)模塊: Asynchronous Stimulus
    8-bit PIC® Microcontroller Portfolio
    標(biāo)準(zhǔn)包裝: 61
    系列: PIC® 18F
    核心處理器: PIC
    芯體尺寸: 8-位
    速度: 48MHz
    連通性: UART/USART,USB
    外圍設(shè)備: 欠壓檢測/復(fù)位,HLVD,POR,PWM,WDT
    輸入/輸出數(shù): 23
    程序存儲器容量: 16KB(8K x 16)
    程序存儲器類型: 閃存
    RAM 容量: 768 x 8
    電壓 - 電源 (Vcc/Vdd): 4.2 V ~ 5.5 V
    數(shù)據(jù)轉(zhuǎn)換器: A/D 10x10b
    振蕩器型: 內(nèi)部
    工作溫度: -40°C ~ 85°C
    封裝/外殼: 28-VQFN 裸露焊盤
    包裝: 管件
    產(chǎn)品目錄頁面: 646 (CN2011-ZH PDF)
    配用: AC164322-ND - MODULE SOCKET MPLAB PM3 28/44QFN
    DM163025-ND - PIC DEM FULL SPEED USB DEMO BRD
    第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁當(dāng)前第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁
    2010 Microchip Technology Inc.
    DS70141F-page 47
    dsPIC30F3010/3011
    5.2
    Reset Sequence
    A Reset is not a true exception, because the interrupt
    controller is not involved in the Reset process. The
    processor initializes its registers in response to a
    Reset, which forces the PC to zero. The processor then
    begins program execution at location 0x000000. A
    GOTO
    instruction is stored in the first program memory
    location, immediately followed by the address target for
    the GOTO instruction. The processor executes the GOTO
    to the specified address and then begins operation at
    the specified target (start) address.
    5.2.1
    RESET SOURCES
    There are 6 sources of error which will cause a device
    reset.
    Watchdog Time-out:
    The watchdog has timed out, indicating that the
    processor is no longer executing the correct flow
    of code.
    Uninitialized W Register Trap:
    An attempt to use an uninitialized W register as
    an Address Pointer will cause a Reset.
    Illegal Instruction Trap:
    Attempted execution of any unused opcodes will
    result in an illegal instruction trap. Note that a
    fetch of an illegal instruction does not result in an
    illegal instruction trap if that instruction is flushed
    prior to execution due to a flow change.
    Brown-out Reset (BOR):
    A momentary dip in the power supply to the
    device has been detected, which may result in
    malfunction.
    Trap Lockout:
    Occurrence of multiple trap conditions
    simultaneously will cause a Reset.
    5.3
    Traps
    Traps can be considered as non-maskable interrupts,
    indicating a software or hardware error, which adhere
    to a predefined priority as shown in Figure 5-1. They
    are intended to provide the user a means to correct
    erroneous operation during debug and when operating
    within the application.
    Note that many of these trap conditions can only be
    detected when they occur. Consequently, the question-
    able instruction is allowed to complete prior to trap
    exception processing. If the user chooses to recover
    from the error, the result of the erroneous action that
    caused the trap may have to be corrected.
    There are 8 fixed priority levels for traps: Level 8
    through Level 15, which implies that the IPL3 is always
    set during processing of a trap.
    If the user is not currently executing a trap, and he sets
    the IPL<3:0> bits to a value of ‘0111’ (Level 7), then all
    interrupts are disabled, but traps can still be processed.
    5.3.1
    TRAP SOURCES
    The following traps are provided with increasing
    priority. However, since all traps can be nested, priority
    has little effect.
    Math Error Trap:
    The math error trap executes under the following four
    circumstances:
    1.
    Should an attempt be made to divide by zero,
    the divide operation will be aborted on a cycle
    boundary and the trap taken.
    2.
    If enabled, a math error trap will be taken when
    an arithmetic operation on either accumulator A
    or B causes an overflow from bit 31 and the
    accumulator guard bits are not utilized.
    3.
    If enabled, a math error trap will be taken when
    an arithmetic operation on either accumulator A
    or B causes a catastrophic overflow from bit 39
    and all saturation is disabled.
    4.
    If the shift amount specified in a shift instruction
    is greater than the maximum allowed shift
    amount, a trap will occur.
    Note:
    If the user does not intend to take correc-
    tive action in the event of a trap error
    condition, these vectors must be loaded
    with the address of a default handler that
    simply contains the RESET instruction. If,
    on the other hand, one of the vectors
    containing an invalid address is called, an
    address error trap is generated.
    相關(guān)PDF資料
    PDF描述
    39FMN-BMTTR-A-TB CONN FMN HSNG 39POS STAG REV SMD
    ATMEGA8515L-8AC IC AVR MCU 8K LV 8MHZ COM 44TQFP
    ATMEGA8535L-8AC IC AVR MCU 8K LV 8MHZ COM 44TQFP
    PIC16C715-20/P IC MCU OTP 2KX14 A/D 18DIP
    ATMEGA8515L-8JC IC AVR MCU 8K LV 8MHZ COM 44PLCC
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    PIC18F2450T-I/ML 功能描述:8位微控制器 -MCU 16KB 768 RAM 23 I/O FS-USB 2.0 RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    PIC18F2450T-I/SO 功能描述:8位微控制器 -MCU 16KB 768 RAM 23 I/O FS-USB 2.0 RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    PIC18F2455-I/SO 功能描述:8位微控制器 -MCU 24kBF 2048RM FSUSB2 RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT
    PIC18F2455-I/SO 制造商:Microchip Technology Inc 功能描述:IC 8BIT FLASH MCU 18F2455 SOIC28
    PIC18F2455-I/SP 功能描述:8位微控制器 -MCU 24kBF 2048RM FSUSB2 RoHS:否 制造商:Silicon Labs 核心:8051 處理器系列:C8051F39x 數(shù)據(jù)總線寬度:8 bit 最大時鐘頻率:50 MHz 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:1 KB 片上 ADC:Yes 工作電源電壓:1.8 V to 3.6 V 工作溫度范圍:- 40 C to + 105 C 封裝 / 箱體:QFN-20 安裝風(fēng)格:SMD/SMT