參數(shù)資料
型號(hào): PSD403A1-15J
英文描述: 30V 100kRad Hi-Rel Single N-Channel TID Hardened MOSFET in a TO-254AA package; A IRHMB57Z60 with Standard Packaging
中文描述: 現(xiàn)場(chǎng)可編程外圍
文件頁(yè)數(shù): 45/123頁(yè)
文件大?。?/td> 657K
代理商: PSD403A1-15J
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)當(dāng)前第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)
PSD4XX Famly
42
Table 7. 8-Bit Data Bus
Table 8. 16-Bit Data Bus With BHE
WRH
0
WRL
0
D15 – D8
Odd byte
D7 – D0
Even byte
0
1
Odd byte
1
0
Even byte
Table 9. 16-Bit Data Bus With WRHand WRL
SIZ0
A0
D15 – D8
D7 – D0
0
0
Even byte
Odd byte
1
0
Even byte
1
1
Odd byte
Table 10. 16-Bit Data Bus With SIZ0, A0
LDS
UDS
D15 – D8
D7 – D0
0
0
Even byte
Odd byte
1
0
Even byte
0
1
Odd byte
Table 11. 16-Bit Data Bus With UDS, LDS
9.2.4 Data Byte Enable
Microcontrollers have different data byte orientations with regard to the data bus. The
following tables show how the PSD4XX handles the byte enable under different bus
configurations. Even byte refers to locations with address A0 equal to “0”, and odd byte as
locations with A0 equal to “1”.
BHE
A0
D15 – D8
D7 – D0
0
0
Odd byte
Even byte
0
1
Odd byte
1
0
Even byte
BHE
A0
D7 – D0
X
0
Even Byte
X
1
Odd Byte
The PSD4XX
Architecture
(cont.)
相關(guān)PDF資料
PDF描述
PSD403A1-15JI Field-Programmable Peripheral
PSD403A1-15LI Field-Programmable Peripheral
PSD403A1-15U -60V 100kRad Hi-Rel Single P-Channel TID Hardened MOSFET in a Low-Ohmic TO-254AA package; A IRHMS597064 with Standard Packaging
PSD403A1-15UI -200V 100kRad Hi-Rel Single P-Channel TID Hardened MOSFET in a SMD-2 package; Similar to IRHNA9260 with optional Total Dose Rating of 300kRads
PSD403A1-20J -200V 100kRad Hi-Rel Single P-Channel TID Hardened MOSFET in a SMD-2 package; A JANSR2N7426U with Standard Packaging
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PSD403A1-15JI 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Peripheral
PSD403A1-15LI 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Peripheral
PSD403A1-15U 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Peripheral
PSD403A1-15UI 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Peripheral
PSD403A1-20J 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field-Programmable Peripheral