<dfn id="pj41w"><form id="pj41w"><dfn id="pj41w"></dfn></form></dfn>

    <th id="pj41w"><dl id="pj41w"></dl></th>
    <ol id="pj41w"><kbd id="pj41w"></kbd></ol>
      參數(shù)資料
      型號: PSD8544V15MIT
      廠商: 意法半導體
      英文描述: Flash In-System Programmable ISP Peripherals For 8-bit MCUs
      中文描述: Flash在系統(tǒng)可編程ISP的外設的8位微控制器
      文件頁數(shù): 81/110頁
      文件大小: 1737K
      代理商: PSD8544V15MIT
      81/110
      PSD813F2, PSD833F2, PSD834F2, PSD853F2, PSD854F2
      Figure 41. Synchronous Clock Mode Timing – PLD
      Table 49. CPLD Macrocell Synchronous Clock Mode Timing (5V devices)
      Note: 1. Fast Slew Rate output available on PA3-PA0, PB3-PB0, and PD2-PD0. Decrement times by given amount.
      2. CLKIN (PD1) t
      CLCL
      = t
      CH
      + t
      CL
      .
      Symbol
      Parameter
      Conditions
      -70
      -90
      -15
      Fast
      PT
      Aloc
      Turbo
      Off
      Slew
      rate
      1
      Unit
      Min
      Max
      Min
      Max
      Min
      Max
      f
      MAX
      Maximum
      Frequency
      External
      Feedback
      1/(t
      S
      +t
      CO
      )
      40.0
      30.30
      25.00
      MHz
      Maximum
      Frequency
      Internal
      Feedback
      (f
      CNT
      )
      1/(t
      S
      +t
      CO
      –10)
      66.6
      43.48
      31.25
      MHz
      Maximum
      Frequency
      Pipelined Data
      1/(t
      CH
      +t
      CL
      )
      83.3
      50.00
      35.71
      MHz
      t
      S
      Input Setup
      Time
      12
      15
      20
      + 2
      + 10
      ns
      t
      H
      Input Hold Time
      0
      0
      0
      ns
      t
      CH
      Clock High Time
      Clock Input
      6
      10
      15
      ns
      t
      CL
      Clock Low Time
      Clock Input
      6
      10
      15
      ns
      t
      CO
      Clock to Output
      Delay
      Clock Input
      13
      18
      22
      – 2
      ns
      t
      ARD
      CPLD Array
      Delay
      Any macrocell
      11
      16
      22
      + 2
      ns
      t
      MIN
      Minimum Clock
      Period
      2
      t
      CH
      +t
      CL
      12
      20
      30
      ns
      tCH
      tCL
      tCO
      tH
      tS
      CLKIN
      INPUT
      REGISTERED
      OUTPUT
      AI02860
      相關PDF資料
      PDF描述
      PSD9544V15MIT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
      PSD8544V15MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
      PSD9544V15MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
      PSD8542V12MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
      PSD9542V12MT Flash In-System Programmable ISP Peripherals For 8-bit MCUs
      相關代理商/技術參數(shù)
      參數(shù)描述
      PSD854F2-15J 制造商:STMicroelectronics 功能描述:4556DIE2HR - Trays
      PSD854F2-70J 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 2M 70ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
      PSD854F2-70M 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 2M 70ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
      PSD854F2-90J 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
      PSD854F2-90JI 功能描述:CPLD - 復雜可編程邏輯器件 5.0V 2M 90ns RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100