參數(shù)資料
型號: SL28748ELI
廠商: Silicon Laboratories Inc
文件頁數(shù): 12/19頁
文件大?。?/td> 0K
描述: IC CLOCK CALPELLA CK505 32QFN
標準包裝: 624
系列: EProClock®
類型: 時鐘/頻率發(fā)生器,多路復用器
PLL:
主要目的: Intel CPU 服務器
輸入: 晶體
輸出: HCSL,LVCMOS
電路數(shù): 1
比率 - 輸入:輸出: 1:8
差分 - 輸入:輸出: 無/是
頻率 - 最大: 133MHz
電源電壓: 3.135 V ~ 3.465 V
工作溫度: -40°C ~ 85°C
安裝類型: *
封裝/外殼: *
供應商設備封裝: *
包裝: *
SL28748
DOC#: SP-AP-0017 (Rev. AA)
Page 2 of 19
32-QFN Pin Definitions
Pin No.
Name
Type
Description
1
VDD_DOT
PWR 3.3V Power supply for outputs and PLL
2
VSS_DOT
GND
Ground for outputs
3
DOT96
O, DIF Fixed true 96MHz clock output
4
DOT96#
O, DIF Fixed complement 96MHz clock output
5
VDD_27
PWR 3.3V Power supply for 27MHz PLL
6
27M_NSS
O,SE Non-spread 27MHz video clock output
7
27M_SS
O, SE Spread 27MHz video clock output
8
VSS_27
GND
Ground for 27MHz PLL
9
VSS_SATA
GND
Ground for outputs
10
SRC0 / SATA
O, DIF 100MHz True differential serial reference clock
11
SRC0# / SATA#
O, DIF 100MHz Complement differential serial reference clock
12
VSS_SRC
GND
Ground for PLL
13
SRC1
O, DIF 100MHz True differential serial reference clock
14
SRC1#
O, DIF 100MHz Complement differential serial reference clock
15
VDD_SRC_IO
PWR Scalable 3.3V to 1.05V power supply for output buffer
16
CPU_STP#
I
3.3V tolerance input to stop the CPU clock
17
VDD_SRC
PWR 3.3V Power supply for PLL
18
VDD_CPU_IO
PWR Scalable 3.3V to 1.05V power supply for output buffer
19
CPU1#
O, DIF Complement differential CPU clock output
20
CPU1
O, DIF True differential CPU clock output
21
VSS_CPU
GND
Ground for PLL
22
CPU0#
O, DIF Complement differential CPU clock output
23
CPU0
O, DIF True differential CPU clock output
24
VDD_CPU
PWR 3.3V Power supply for CPU PLL
25
CKPWRGD/PD#
I
3.3V LVTTL input. This pin is a level sensitive strobe used to latch the FS.
After CKPWRGD (active HIGH) assertion, this pin becomes a real-time input for
asserting power down (active LOW)
26
VSS_REF
GND
Ground for outputs
27
XOUT
O, SE 14.318MHz Crystal output
28
XIN
I
14.318MHz Crystal input
29
VDD_REF
PWR 3.3V Power supply for outputs and also maintains SMBUS registers during
power-down
30
REF/FS**
PD, I/O 3.3V tolerant input for Graphic clock selection/fixed 14.318MHz clock output.
(Internal 100K-ohm pull-down resistor on FS pin)
Refer to DC Electrical Specifications table for Vil_FS and Vih_FS specifications
31
SDATA
I/O
SMBus compatible SDATA
32
SCLK
I
SMBus compatible SCLOCK
相關PDF資料
PDF描述
D38999/20JF32JB CONN RCPT 32POS WALL MNT W/SCKT
GTC06-40-9P CONN PLUG 47POS STRAIGHT W/PINS
MC10H115FN IC RECEIVER QUAD LINE ECL 20PLCC
VI-211-IW-B1 CONVERTER MOD DC/DC 12V 100W
VE-233-IW-B1 CONVERTER MOD DC/DC 24V 100W
相關代理商/技術參數(shù)
參數(shù)描述
SL28748ELIT 功能描述:時鐘發(fā)生器及支持產(chǎn)品 Calpella IronLake Jasper Forest IbexPk RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:QFN-56
SL28748ELITR 制造商:Silicon Laboratories Inc 功能描述:
SL28770ELC 功能描述:時鐘發(fā)生器及支持產(chǎn)品 Calpella IrnLk JpFrt Ibex Pk Add USB28748 RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:QFN-56
SL28770ELCT 功能描述:時鐘發(fā)生器及支持產(chǎn)品 Calpella IrnLk JpFrt Ibex Pk Add USB28748 RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:QFN-56
SL28770ELI 功能描述:時鐘發(fā)生器及支持產(chǎn)品 Calpella IrnLk JpFrt Ibex Pk Add USB28748 RoHS:否 制造商:Silicon Labs 類型:Clock Generators 最大輸入頻率:14.318 MHz 最大輸出頻率:166 MHz 輸出端數(shù)量:16 占空比 - 最大:55 % 工作電源電壓:3.3 V 工作電源電流:1 mA 最大工作溫度:+ 85 C 安裝風格:SMD/SMT 封裝 / 箱體:QFN-56