參數(shù)資料
型號(hào): SY100H602JC
廠商: Micrel Inc
文件頁(yè)數(shù): 1/4頁(yè)
文件大?。?/td> 0K
描述: IC TRANSLATOR 9-BIT LATCH 28PLCC
標(biāo)準(zhǔn)包裝: 38
系列: 100H
邏輯功能: 變換器
位數(shù): 9
輸入類(lèi)型: TTL
輸出類(lèi)型: ECL
通道數(shù): 9
輸出/通道數(shù)目: 1
差分 - 輸入:輸出: 無(wú)/無(wú)
傳輸延遲(最大): 3.2ns
電源電壓: 5V
工作溫度: 0°C ~ 85°C
封裝/外殼: 28-LCC(J 形引線)
供應(yīng)商設(shè)備封裝: 28-PLCC
包裝: 管件
1
SY10H602
SY100H602
Micrel, Inc.
M9999-032906
hbwhelp@micrel.com or (408) 955-1690
Pin
Function
GND
TTL Ground (0V)
VCCE
ECL VCC (0V)
VCCO
ECL VCC (0V) — Outputs
VCCT
TTL Supply (+5.0V)
VEE
ECL Supply (–5.2/–4.5V)
D0–D8
Data Inputs (TTL)
Q0–Q8
Data Outputs (ECL)
ENECL
Enable Control (ECL)
LEN
Latch Enable (ECL)
MR
Master Reset (ECL)
DESCRIPTION
FEATURES
s 9-bit ideal for byte-parity applications
s Flow-through configuration
s Extra TTL and ECL power/ground pins to minimize
switching noise
s Dual supply
s 3.5ns max. D to Q
s PNP TTL inputs for low loading
s Choice of ECL compatibility: MECL 10KH (10Hxxx)
or 100K (100Hxxx)
s Fully compatible with MC10H/100H602
s Available in 28-pin PLCC package
The SY10/100H602 are 9-bit, dual supply TTL-to-ECL
translators with latches. Devices in the Micrel 9-bit
translator series utilize the 28-lead PLCC for optimal
power pinning, signal flow-through and electrical
performance.
The H602 features D-type latches. Latching is
controlled by Latch Enable (LEN), while the Master Reset
input resets the latches. A post-latch logic enable is also
provided (ENECL), allowing control of the output state
without destroying latch data. All control inputs are ECL
level.
The 10H version is compatible with MECL 10KH ECL
logic levels. The 100H version is compatible with 100K
levels.
SY10H602
SY100H602
9-BIT LATCHED
TTL-TO-ECL
Rev.: E
Amendment: /0
Issue Date:
March 2006
BLOCK DIAGRAM
Q0
D0
TTL
LEN
MR
ECL
Q
D
EN
Q1
D1
Q
D
EN
Q2
D2
Q
D
EN
Q3
D3
Q
D
EN
Q4
D4
Q
D
EN
Q5
D5
Q
D
EN
Q6
D6
Q
D
EN
Q7
D7
Q
D
EN
Q8
D8
Q
D
EN
ENECL
PIN NAMES
相關(guān)PDF資料
PDF描述
IDT23S08E-1HDC IC CLK MULT PLL HI DRV 16-SOIC
D38999/24WF11BN CONN HSG RCPT 11POS JAM NUT SCKT
IDT23S08E-1DCI8 IC CLK MULT PLL STD DRV 16-SOIC
SY100H601JC TR IC TRANSLATOR 9-BIT DUAL 28-PLCC
MS3454W36-7P CONN RCPT 47POS JAM NUT W/PINS
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SY100H602JC TR 功能描述:IC TRANSLATOR 9-BIT LATCH 28PLCC RoHS:否 類(lèi)別:集成電路 (IC) >> 邏輯 - 變換器 系列:100H 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:100 系列:- 邏輯功能:變換器,雙向 位數(shù):2 輸入類(lèi)型:CMOS 輸出類(lèi)型:CMOS 數(shù)據(jù)速率:16Mbps 通道數(shù):2 輸出/通道數(shù)目:1 差分 - 輸入:輸出:無(wú)/無(wú) 傳輸延遲(最大):15ns 電源電壓:1.65 V ~ 5.5 V 工作溫度:-40°C ~ 85°C 封裝/外殼:10-UFQFN 供應(yīng)商設(shè)備封裝:10-UTQFN(1.4x1.8) 包裝:管件
SY100H602JZ 功能描述:轉(zhuǎn)換 - 電壓電平 9-bit Latched TTL-to-ECL (Lead Free) RoHS:否 制造商:Micrel 類(lèi)型:CML/LVDS/LVPECL to LVCMOS/LVTTL 傳播延遲時(shí)間:1.9 ns 電源電流:14 mA 電源電壓-最大:3.6 V 電源電壓-最小:3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:MLF-8
SY100H602JZ TR 功能描述:轉(zhuǎn)換 - 電壓電平 9-bit Latched TTL-to-ECL (Lead Free) RoHS:否 制造商:Micrel 類(lèi)型:CML/LVDS/LVPECL to LVCMOS/LVTTL 傳播延遲時(shí)間:1.9 ns 電源電流:14 mA 電源電壓-最大:3.6 V 電源電壓-最小:3 V 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:MLF-8
SY100H603JC 功能描述:IC TRANSLATOR 9-BIT LATCH 28PLCC RoHS:否 類(lèi)別:集成電路 (IC) >> 邏輯 - 變換器 系列:100H 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:100 系列:- 邏輯功能:變換器,雙向 位數(shù):2 輸入類(lèi)型:CMOS 輸出類(lèi)型:CMOS 數(shù)據(jù)速率:16Mbps 通道數(shù):2 輸出/通道數(shù)目:1 差分 - 輸入:輸出:無(wú)/無(wú) 傳輸延遲(最大):15ns 電源電壓:1.65 V ~ 5.5 V 工作溫度:-40°C ~ 85°C 封裝/外殼:10-UFQFN 供應(yīng)商設(shè)備封裝:10-UTQFN(1.4x1.8) 包裝:管件
SY100H603JC TR 功能描述:IC TRANSLATOR 9-BIT LATCH 28PLCC RoHS:否 類(lèi)別:集成電路 (IC) >> 邏輯 - 變換器 系列:100H 產(chǎn)品培訓(xùn)模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標(biāo)準(zhǔn)包裝:100 系列:- 邏輯功能:變換器,雙向 位數(shù):2 輸入類(lèi)型:CMOS 輸出類(lèi)型:CMOS 數(shù)據(jù)速率:16Mbps 通道數(shù):2 輸出/通道數(shù)目:1 差分 - 輸入:輸出:無(wú)/無(wú) 傳輸延遲(最大):15ns 電源電壓:1.65 V ~ 5.5 V 工作溫度:-40°C ~ 85°C 封裝/外殼:10-UFQFN 供應(yīng)商設(shè)備封裝:10-UTQFN(1.4x1.8) 包裝:管件