參數(shù)資料
型號(hào): SY10E154JZ
廠商: Micrel Inc
文件頁(yè)數(shù): 1/4頁(yè)
文件大小: 0K
描述: IC MUX-LATCH 5BIT 2:1 28-PLCC
標(biāo)準(zhǔn)包裝: 38
系列: 10E
類型: 多路復(fù)用器
電路: 5 x 2:1
獨(dú)立電路: 1
電壓電源: 單電源
電源電壓: 4.2 V ~ 5.5 V
工作溫度: 0°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 28-LCC(J 形引線)
供應(yīng)商設(shè)備封裝: 28-PLCC(11.5x11.5)
包裝: 管件
其它名稱: 576-3558-5
1
SY10E154
SY100E154
Micrel, Inc.
M9999-032006
hbwhelp@micrel.com or (408) 955-1690
s 750ps max. LEN to output
s Extended 100E VEE range of –4.2V to –5.5V
s 700ps max. D to output
s Differential outputs
s Asynchronous Master Reset
s Dual latch-enables
s Fully compatible with industry standard 10KH,
100K ECL levels
s Internal 75K
input pulldown resistors
s Fully compatible with Motorola MC10E/100E154
s Available in 28-pin PLCC package
FEATURES
5-BIT 2:1
MUX-LATCH
The SY10/100E154 offer five 2:1 multiplexers followed
by latches with differential outputs, designed for use in
new, high-performance ECL systems. The two external
Latch-Enable signals (LEN1, LEN2) are gated through a
logical OR operation before use as control for the five
latches. When both LEN1 and LEN2 are at a logic LOW, the
latches are transparent, thus presenting the data from the
multiplexers at the output pins. If either LEN1 or LEN2 (or
both) are at a logic HIGH, the outputs are latched.
The multiplexer operation is controlled by the SEL(Select)
signal which selects one of the two bits of input data at each
mux to be passed through.
The MR (Master Reset) signal operates asynchronously
to make all Q outputs go to a logic LOW.
DESCRIPTION
Rev.: E
Amendment: /0
Issue Date:
March 2006
SY10E154
SY100E154
BLOCK DIAGRAM
Pin
Function
D0a–D4a
Input Data a
D0b–D4b
Input Data b
SEL
Data Select Input
LEN1, LEN2
Latch Enables
MR
Master Reset
Q0–Q4
True Outputs
Q0–Q4
Inverted Outputs
VCCO
VCC to Output
PIN NAMES
MR
D
R
D0a
LEN1
LEN2
Q
E
N
Q
MUX
SEL
D0b
D
R
D1a
Q
E
N
Q
MUX
D1b
D
R
D2a
Q
E
N
Q
MUX
D2b
D
R
D3a
Q
E
N
Q
MUX
D3b
D
R
D4a
Q0
Q1
Q2
Q3
Q4
Q
E
N
Q
MUX
D4b
SEL
相關(guān)PDF資料
PDF描述
NBXHGA019LN1TAG IC XO LVPECL 125.0000MHZ 6CLCC
SY100E154JZ IC MUX-LATCH 5BIT 2:1 28-PLCC
NBXHGA017LN1TAG IC XO LVPECL 156.2500MHZ 6CLCC
SY100EL56VZG IC MUX 2:1 DUAL 3.3/5V 20-SOIC
SY10EL57ZG ID MULTIPLEXER 4:1 DIFF 16-SOIC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
SY10E154JZ TR 功能描述:IC MUX-LATCH 5BIT 2:1 28PLCC RoHS:是 類別:集成電路 (IC) >> 邏輯 - 信號(hào)開(kāi)關(guān),多路復(fù)用器,解碼器 系列:10E 標(biāo)準(zhǔn)包裝:25 系列:74HC 類型:解碼器 電路:1 x 2:4 獨(dú)立電路:2 輸出電流高,低:5.2mA,5.2mA 電壓電源:單電源 電源電壓:2 V ~ 6 V 工作溫度:-40°C ~ 85°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 供應(yīng)商設(shè)備封裝:16-DIP 包裝:管件
SY10E155JC 功能描述:IC MUX-LATCH 6-BIT 2:1 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 信號(hào)開(kāi)關(guān),多路復(fù)用器,解碼器 系列:10E 標(biāo)準(zhǔn)包裝:25 系列:74HC 類型:解碼器 電路:1 x 2:4 獨(dú)立電路:2 輸出電流高,低:5.2mA,5.2mA 電壓電源:單電源 電源電壓:2 V ~ 6 V 工作溫度:-40°C ~ 85°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 供應(yīng)商設(shè)備封裝:16-DIP 包裝:管件
SY10E155JC TR 功能描述:IC MUX-LATCH 6-BIT 2:1 28-PLCC RoHS:否 類別:集成電路 (IC) >> 邏輯 - 信號(hào)開(kāi)關(guān),多路復(fù)用器,解碼器 系列:10E 標(biāo)準(zhǔn)包裝:25 系列:74HC 類型:解碼器 電路:1 x 2:4 獨(dú)立電路:2 輸出電流高,低:5.2mA,5.2mA 電壓電源:單電源 電源電壓:2 V ~ 6 V 工作溫度:-40°C ~ 85°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 供應(yīng)商設(shè)備封裝:16-DIP 包裝:管件
SY10E155JZ 功能描述:IC MUX-LATCH 6BIT 2:1 28-PLCC RoHS:是 類別:集成電路 (IC) >> 邏輯 - 信號(hào)開(kāi)關(guān),多路復(fù)用器,解碼器 系列:10E 標(biāo)準(zhǔn)包裝:25 系列:74HC 類型:解碼器 電路:1 x 2:4 獨(dú)立電路:2 輸出電流高,低:5.2mA,5.2mA 電壓電源:單電源 電源電壓:2 V ~ 6 V 工作溫度:-40°C ~ 85°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 供應(yīng)商設(shè)備封裝:16-DIP 包裝:管件
SY10E155JZ TR 功能描述:IC MUX-LATCH 6BIT 2:1 28-PLCC RoHS:是 類別:集成電路 (IC) >> 邏輯 - 信號(hào)開(kāi)關(guān),多路復(fù)用器,解碼器 系列:10E 標(biāo)準(zhǔn)包裝:25 系列:74HC 類型:解碼器 電路:1 x 2:4 獨(dú)立電路:2 輸出電流高,低:5.2mA,5.2mA 電壓電源:單電源 電源電壓:2 V ~ 6 V 工作溫度:-40°C ~ 85°C 安裝類型:通孔 封裝/外殼:16-DIP(0.300",7.62mm) 供應(yīng)商設(shè)備封裝:16-DIP 包裝:管件