參數(shù)資料
型號: TMS320C6421_07
廠商: Texas Instruments, Inc.
元件分類: 數(shù)字信號處理
英文描述: Fixed-Point Digital Signal Processor
中文描述: 定點數(shù)字信號處理器
文件頁數(shù): 6/227頁
文件大?。?/td> 1671K
代理商: TMS320C6421_07
第1頁第2頁第3頁第4頁第5頁當前第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁
www.ti.com
P
Revision History
TMS320C6421
Fixed-Point Digital Signal Processor
SPRS346B–JANUARY 2007–REVISED APRIL 2007
This data manual revision history highlights the technical changes made to the SPRS346 device-specific
data manual to make it an SPRS346B revision.
Scope:
Applicable updates to the C642x device family, specifically relating to the TMS320C6421 device,
have been incorporated.
Upon exit from the bootloader code, all C64x+ memories are configured as all RAM, Cache is disabled.
For proper C6421 device operation, clock ratio requirements
must be met
for the following peripheral
electrical data/timings: McASP0 and EMAC (MII/RMII Operation).
This is now a complete document. New sections and subsections have been added.
SEE
Global
Global
ADDITIONS/MODIFICATIONS/DELETIONS
Updated/Changed "DSP Subsystem" to "DSP"
General-Purpose Input/Output (GPIO) pins shall be referred to as GP[x]. Register bit fields and interrupt
acronyms may be different (e.g., GPIO01 interrupt)
Section 2.2.2
,
C64x+ Memory Architecture
:
Section 2.2.2
Table 2-2
, C64x+ Cache Registers:
Added device-specific information relating to L1P, L1D, and L2 memory regions/ports.
Added "... (corresponds to byte address ...)" to MAR0 through MAR255 register DESCRIPTIONs for
clarification
Section 6.4.2
, EDMA Peripheral Register Description(s):
Table 6-7
, C6421 EDMA Registers:
Section 6.4.2
Added 0x01C0 0608 "QSTAT2" "Queue 2 Status Register"
Added "Command" to the register name for all RDRATE registers
Deleted "Source" from all SABIDX register names
Updated/Changed "BIDX"
to
"B-Index" for all DFBIDX0 through DFBIDX3 register names
Section 6.10.2
, UART Electrical Data/Timing:
Section 6.10.2
Updated parameter signal names to "UTXDx" and "URXDx"
Updated signal names in
Figure 6-19
, UARTx Transmit/Receive Timing
Section 6.12.2
, HPI Peripheral Register Description(s):
Table 6-34
, HPI Control Registers:
Section 6.12.2
Updated/Changed the COMMENTS description for the PWREMU_MGMT register.
Updated/Changed the COMMENTS description for the HPIC register.
Updated/Changed the COMMENTS description for the HPIA (HIPAW/HPIAR) registers.
Updated/Changed the associated HPIA footnote.
Section 6.14.1.2
,
McASP0 Peripheral Register Description(s)
:
Table 6-50
, McASP0 Data Registers:
Section 6.14.1.2
Updated/Changed the McASP0 Data Registers "
ACRONYM
" name
from
"XRBUF0"
to
"RBUF/XBUF".
Section 6.15.3.2
, EMAC RMII Electrical Data/Timing:
Section 6.15.3.2
Table 6-61
, Timing Requirements for RMREFCLK - RMII Operation:
Added "Cycle time, RMREFCLK" parameter
Updated
Figure 6-40
, RMREFCLK Timing [RMII Operation]
Section 6.19.2
, VLYNQ Electrical Data/Timing:
Table 6-81
, RTM RX Data Flop Hold/Setup Timing Constraints:
Section 6.19.2
Added RX Data Flop rows 6 and 7.
Section 6.20.2
, GPIO Peripheral Input/Output Electrical Data/Timing:
Section 6.20.2
Updated/Changed GPIO pin names to "GP[x] input" or "GP[x] output" for clarity
6
Revision History
Submit Documentation Feedback
相關(guān)PDF資料
PDF描述
TMS320DM6437ZDU5 Digital Media Processor
TMX320DM6437AZDUA Digital Media Processor
TMX320DM6437BZDUA Digital Media Processor
TMX320DM6437BZWTA Digital Media Processor
TMS320DM6443_07 Digital Media System-on-Chip
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TMS320C64217WTL 制造商:Texas Instruments 功能描述:
TMS320C6421ZDU4 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Fixed-Pt Dig Signal Proc RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
TMS320C6421ZDU5 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC TMS6421 ZDU PKG 500 RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
TMS320C6421ZDU6 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Fixed-Point Dig Signal Processor RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT
TMS320C6421ZDU7 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Fixed-Pt Dig Signal Proc RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設(shè)備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風(fēng)格:SMD/SMT