參數(shù)資料
型號(hào): XC2V6000-5FFG1517C
廠商: Xilinx Inc
文件頁(yè)數(shù): 289/318頁(yè)
文件大小: 0K
描述: IC FPGA VIRTEX-II 6M 1517-FBGA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-II
LAB/CLB數(shù): 8448
RAM 位總計(jì): 2654208
輸入/輸出數(shù): 1104
門(mén)數(shù): 6000000
電源電壓: 1.425 V ~ 1.575 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 1517-BBGA,F(xiàn)CBGA
供應(yīng)商設(shè)備封裝: 1517-FCBGA(40x40)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)第234頁(yè)第235頁(yè)第236頁(yè)第237頁(yè)第238頁(yè)第239頁(yè)第240頁(yè)第241頁(yè)第242頁(yè)第243頁(yè)第244頁(yè)第245頁(yè)第246頁(yè)第247頁(yè)第248頁(yè)第249頁(yè)第250頁(yè)第251頁(yè)第252頁(yè)第253頁(yè)第254頁(yè)第255頁(yè)第256頁(yè)第257頁(yè)第258頁(yè)第259頁(yè)第260頁(yè)第261頁(yè)第262頁(yè)第263頁(yè)第264頁(yè)第265頁(yè)第266頁(yè)第267頁(yè)第268頁(yè)第269頁(yè)第270頁(yè)第271頁(yè)第272頁(yè)第273頁(yè)第274頁(yè)第275頁(yè)第276頁(yè)第277頁(yè)第278頁(yè)第279頁(yè)第280頁(yè)第281頁(yè)第282頁(yè)第283頁(yè)第284頁(yè)第285頁(yè)第286頁(yè)第287頁(yè)第288頁(yè)當(dāng)前第289頁(yè)第290頁(yè)第291頁(yè)第292頁(yè)第293頁(yè)第294頁(yè)第295頁(yè)第296頁(yè)第297頁(yè)第298頁(yè)第299頁(yè)第300頁(yè)第301頁(yè)第302頁(yè)第303頁(yè)第304頁(yè)第305頁(yè)第306頁(yè)第307頁(yè)第308頁(yè)第309頁(yè)第310頁(yè)第311頁(yè)第312頁(yè)第313頁(yè)第314頁(yè)第315頁(yè)第316頁(yè)第317頁(yè)第318頁(yè)
Virtex-II Platform FPGAs: DC and Switching Characteristics
R
DS031-3 (v3.5) November 5, 2007
Module 3 of 4
Product Specification
24
Enhanced Multiplier Switching Characteristics
Table 26 and Table 27 provide timing information for enhanced Virtex-II multiplier blocks, available in stepping revisions of
Virtex-II devices. For more information on stepping revisions, availability, and ordering instructions, see your local sales
representative.
Table 26: Enhanced Multiplier Switching Characteristics
Description
Symbol
Speed Grade
Units
-6
-5
-4
Propagation Delay to Output Pin
Input to Pin 35
TMULT1_P35
4.66
5.14
5.91
ns, Max
Input to Pin 34
TMULT1_P34
4.57
5.03
5.79
ns, Max
Input to Pin 33
TMULT1_P33
4.47
4.93
5.66
ns, Max
Input to Pin 32
TMULT1_P32
4.37
4.82
5.54
ns, Max
Input to Pin 31
TMULT1_P31
4.28
4.71
5.42
ns, Max
Input to Pin 30
TMULT1_P30
4.18
4.61
5.29
ns, Max
Input to Pin 29
TMULT1_P29
4.08
4.50
5.17
ns, Max
Input to Pin 28
TMULT1_P28
3.99
4.39
5.05
ns, Max
Input to Pin 27
TMULT1_P27
3.89
4.28
4.92
ns, Max
Input to Pin 26
TMULT1_P26
3.79
4.18
4.80
ns, Max
Input to Pin 25
TMULT1_P25
3.69
4.07
4.68
ns, Max
Input to Pin 24
TMULT1_P24
3.60
3.96
4.56
ns, Max
Input to Pin 23
TMULT1_P23
3.50
3.86
4.43
ns, Max
Input to Pin 22
TMULT1_P22
3.40
3.75
4.31
ns, Max
Input to Pin 21
TMULT1_P21
3.31
3.64
4.19
ns, Max
Input to Pin 20
TMULT1_P20
3.21
3.54
4.06
ns, Max
Input to Pin 19
TMULT1_P19
3.11
3.43
3.94
ns, Max
Input to Pin 18
TMULT1_P18
3.02
3.32
3.82
ns, Max
Input to Pin 17
TMULT1_P17
2.92
3.21
3.69
ns, Max
Input to Pin 16
TMULT1_P16
2.82
3.11
3.57
ns, Max
Input to Pin 15
TMULT1_P15
2.72
3.00
3.45
ns, Max
Input to Pin 14
TMULT1_P14
2.63
2.89
3.33
ns, Max
Input to Pin 13
TMULT1_P13
2.53
2.79
3.20
ns, Max
Input to Pin 12
TMULT1_P12
2.43
2.68
3.08
ns, Max
Input to Pin 11
TMULT1_P11
2.34
2.57
2.96
ns, Max
Input to Pin 10
TMULT1_P10
2.24
2.47
2.83
ns, Max
Input to Pin 9
TMULT1_P9
2.14
2.36
2.71
ns, Max
Input to Pin 8
TMULT1_P8
2.05
2.25
2.59
ns, Max
Input to Pin 7
TMULT1_P7
1.95
2.14
2.46
ns, Max
Input to Pin 6
TMULT1_P6
1.85
2.04
2.34
ns, Max
Input to Pin 5
TMULT1_P5
1.75
1.93
2.22
ns, Max
Input to Pin 4
TMULT1_P4
1.66
1.82
2.10
ns, Max
Input to Pin 3
TMULT1_P3
1.56
1.72
1.97
ns, Max
Input to Pin 2
TMULT1_P2
1.46
1.61
1.85
ns, Max
Input to Pin 1
TMULT1_P1
1.37
1.50
1.73
ns, Max
Input to Pin 0
TMULT1_P0
1.27
1.40
1.60
ns, Max
相關(guān)PDF資料
PDF描述
IDT71V256SA15YGI IC SRAM 256KBIT 15NS 28SOJ
IDT71V256SA12YGI IC SRAM 256KBIT 12NS 28SOJ
XC5VLX155T-3FFG1136C IC FPGA VIRTEX-5LX 155K 1136FBGA
XC5VLX155T-2FFG1136I IC FPGA VIRTEX-5LX 155K 1136FBGA
XC6VLX365T-L1FFG1156I IC FPGA VIRTEX 6 364K 1156FFGBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC2V6000-5FFG1517I 功能描述:IC FPGA VIRTEX-II 6M 1517-FBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Virtex®-II 產(chǎn)品變化通告:XC4000(E,L) Discontinuation 01/April/2002 標(biāo)準(zhǔn)包裝:24 系列:XC4000E/X LAB/CLB數(shù):100 邏輯元件/單元數(shù):238 RAM 位總計(jì):3200 輸入/輸出數(shù):80 門(mén)數(shù):3000 電源電壓:4.5 V ~ 5.5 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:120-BCBGA 供應(yīng)商設(shè)備封裝:120-CPGA(34.55x34.55)
XC2V6000-5FG256C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-II Platform FPGAs: Complete Data Sheet
XC2V6000-5FG256I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-II Platform FPGAs: Complete Data Sheet
XC2V6000-5FG456C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-II Platform FPGAs: Complete Data Sheet
XC2V6000-5FG456I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-II Platform FPGAs: Complete Data Sheet