參數(shù)資料
型號: XC95288XL-10BGG256I
廠商: Xilinx Inc
文件頁數(shù): 11/14頁
文件大?。?/td> 0K
描述: IC CPLD 288MCELL 10NS 256-PBGA
標準包裝: 40
系列: XC9500XL
可編程類型: 系統(tǒng)內(nèi)可編程(最少 10,000 次編程/擦除循環(huán))
最大延遲時間 tpd(1): 10.0ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 16
宏單元數(shù): 288
門數(shù): 6400
輸入/輸出數(shù): 192
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 256-BBGA
供應商設備封裝: 256-PBGA
包裝: 托盤
XC95288XL High Performance CPLD
6
DS055 (v2.1 April 3, 2007
1-800-255-7778
Product Specification
R
Internal Timing Parameters
Symbol
Parameter
XC95288XL-6
XC95288XL-7
XC95288XL-10
Units
Min
Max
Min
Max
Min
Max
Buffer Delays
TIN
Input buffer delay
-
2.2
-
2.3
-
3.5
ns
TGCK
GCK buffer delay
-
1.2
-
1.5
-
1.8
ns
TGSR
GSR buffer delay
-
2.2
-
3.1
-
4.5
ns
TGTS
GTS buffer delay
-
4.5
-
5.0
-
7.0
ns
TOUT
Output buffer delay
-
2.4
-
2.5
-
3.0
ns
TEN
Output buffer enable/disable
delay
-0
-
0
ns
Product Term Control Delays
TPTCK
Product term clock delay
-
2.0
-
2.4
-
2.7
ns
TPTSR
Product term set/reset delay
-
1.0
-
1.4
-
1.8
ns
TPTTS
Product term 3-state delay
-
6.2
-
7.2
-
7.5
ns
Internal Register and Combinatorial Delays
TPDI
Combinatorial logic propagation delay
-
0.4
-
1.3
-
1.7
ns
TSUI
Register setup time
2.0
-
2.6
-
3.0
-
ns
THI
Register hold time
1.6
-
2.2
-
3.5
-
ns
TECSU
Register clock enable setup time
2.0
-
2.6
-
3.0
-
ns
TECHO
Register clock enable hold time
1.6
-
2.2
-
3.5
-
ns
TCOI
Register clock to output valid time
-
0.2
-
0.5
-
1.0
ns
TAOI
Register async. S/R to output delay
-
6.2
-
6.4
-
7.0
ns
TRAI
Register async. S/R recover before clock
6.0
7.5
10.0
ns
TLOGI
Internal logic delay
-
1.0
-
1.4
-
1.8
ns
TLOGILP Internal low power logic delay
-
5.5
-
6.4
-
7.3
ns
Feedback Delays
TF
Fast CONNECT II feedback delay
-
1.6
-
3.5
-
4.2
ns
Time Adders
TPTA
Incremental product term allocator delay
(first incremental delay)
-0.8
-
1.0
ns
TPTA2
Incremental product term allocator delay
(subsequent incremental delay)
-0.3
-
0.4
ns
TSLEW
Slew-rate limited delay
-
3.5
-
4.0
-
4.5
ns
相關PDF資料
PDF描述
EEM08DRYH CONN EDGECARD 16POS DIP .156 SLD
REC3-0512SR/H1/M CONV DC/DC 3W 5VIN 12VOUT
182-015-213R531 CONN DB15 FEMAL .318" R/A NICKEL
S472K53Y5PN65J0R CAP CER 4700PF 1KV 10% RADIAL
DRA73-R33-R INDUCTOR HI TEMP .33UH 8.42A SMD
相關代理商/技術參數(shù)
參數(shù)描述
XC95288XL-10CS280C 制造商:Xilinx 功能描述:CPLD XC9500XL 6.4K GATES 288 MCRCLLS 111.1MHZ 0.35UM 3.3V 28 - Trays
XC95288XL-10CS280I 制造商:Xilinx 功能描述:CPLD XC9500XL 6.4K GATES 288 MCRCLLS 111.1MHZ 0.35UM 3.3V 28 - Trays
XC95288XL-10CSG280C 功能描述:IC CPLD 288MCELL 10NS 280-CSBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:XC9500XL 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
XC95288XL-10CSG280I 功能描述:IC CPLD 288MCELL 10NS 280-CSBGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復雜可編程邏輯器件) 系列:XC9500XL 標準包裝:24 系列:CoolRunner II 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.1ns 電壓電源 - 內(nèi)部:1.7 V ~ 1.9 V 邏輯元件/邏輯塊數(shù)目:24 宏單元數(shù):384 門數(shù):9000 輸入/輸出數(shù):173 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:208-BFQFP 供應商設備封裝:208-PQFP(28x28) 包裝:托盤
XC95288XL-10FG256C 制造商:Xilinx 功能描述:XLXXC95288XL-10FG256C IC SYSTEM GATE 制造商:Xilinx 功能描述:CPLD XC9500XL 6.4K GATES 288 MCRCLLS 111.1MHZ 0.35UM 3.3V 25 - Trays