參數(shù)資料
型號(hào): XCV405E-8BG560C
廠商: Xilinx Inc
文件頁(yè)數(shù): 8/118頁(yè)
文件大?。?/td> 0K
描述: IC FPGA 1.8V C-TEMP 560-MBGA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-E EM
LAB/CLB數(shù): 2400
邏輯元件/單元數(shù): 10800
RAM 位總計(jì): 573440
輸入/輸出數(shù): 404
門數(shù): 129600
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 560-LBGA,金屬
供應(yīng)商設(shè)備封裝: 560-MBGA(42.5x42.5)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)當(dāng)前第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)
Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
DS025-4 (v3.0) March 21, 2014
Module 4 of 4
29
R
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
2
IO_L97P
N25
2
IO_L97N
N27
2
IO_VREF_L98P_YY
N30
2
IO_D3_L98N_YY
P21
2
IO_L99P_YY
N26
2
IO_L99N_YY
P28
2
IO_L100P_Y
P29
2
IO_L100N_Y
N24
2
IO_L101P
P22
2
IO_L101N
R26
2
IO_VREF_2_L102P
P25
2
IO_L102N
R29
2
IO_L104P
R25
2
IO_L104N
T30
2
IO_L106P
R24
3IO
T24
3IO
V24
3IO
Y21
3IO
Y27
3IO
AB27
3IO
AF28
3IO
AG30
3
IO_L106N
U29
3
IO_L107P
R22
3
IO_L107N
T27
3
IO_L108P
R23
3
IO_L108N
T28
3
IO_L109P
T21
3
IO_VREF_L109N
T25
3
IO_L110P
U28
3
IO_L110N
U30
3
IO_L111P_Y
T23
3
IO_L111N_Y
U27
Table 5:
FG900 Fine-Pitch BGA Package — XCV812E
Bank
Description
Pin
3
IO_L112P_YY
U25
3
IO_L112N_YY
V27
3
IO_D4_L113P_YY
U24
3
IO_VREF_L113N_YY
V29
3
IO_L114P
W30
3
IO_L114N
U22
3
IO_L115P
U21
3
IO_L115N
W29
3
IO_L116P_YY
V26
3
IO_L116N_YY
W27
3
IO_L117P_Y
W26
3
IO_VREF_L117N_Y
Y29
3
IO_L118P
W25
3
IO_L118N
Y30
3
IO_L120P
AA30
3
IO_L120N
W24
3
IO_L121P_Y
AA29
3
IO_L121N_Y
V20
3
IO_L123P_YY
Y26
3
IO_D5_L123N_YY
AB30
3
IO_D6_L124P_YY
V21
3
IO_VREF_L124N_YY
AA28
3
IO_L125P
Y25
3
IO_L125N
AA27
3
IO_L126P
W22
3
IO_L126N
Y23
3
IO_L127P
Y24
3
IO_VREF_L127N
AB28
3
IO_L128P
AC30
3
IO_L128N
AA25
3
IO_L129P_Y
W21
3
IO_L129N_Y
AA24
3
IO_L130P_YY
AB26
3
IO_L130N_YY
AD30
Table 5:
FG900 Fine-Pitch BGA Package — XCV812E
Bank
Description
Pin
相關(guān)PDF資料
PDF描述
XCV405E-7BG560I IC FPGA 1.8V 560-MBGA
XC4VLX80-10FF1148I IC FPGA VIRTEX-4LX 1148FFBGA
XC4VLX80-11FFG1148C IC FPGA VIRTEX-4 LX 80K 1148FBGA
XC4VLX80-10FFG1148I IC FPGA VIRTEX-4 LX 80K 1148FBGA
XCV600E-8FG900C IC FPGA 1.8V C-TEMP 900-FBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV405E-8BG560I 制造商:XILINX 制造商全稱:XILINX 功能描述:Extended Memory Field Programmable Gate Arrays
XCV405E-8BG676C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV405E-8BG676I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV405E-8BG900C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays
XCV405E-8BG900I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex-E 1.8 V Extended Memory Field Programmable Gate Arrays