參數(shù)資料
型號(hào): XCV600E-6BG432I
廠商: Xilinx Inc
文件頁(yè)數(shù): 28/233頁(yè)
文件大?。?/td> 0K
描述: IC FPGA 1.8V I-TEMP 432-MBGA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-E
LAB/CLB數(shù): 3456
邏輯元件/單元數(shù): 15552
RAM 位總計(jì): 294912
輸入/輸出數(shù): 316
門數(shù): 985882
電源電壓: 1.71 V ~ 1.89 V
安裝類型: 表面貼裝
工作溫度: -40°C ~ 100°C
封裝/外殼: 432-LBGA,金屬
供應(yīng)商設(shè)備封裝: 432-MBGA(40x40)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)當(dāng)前第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)
Virtex-E 1.8 V Field Programmable Gate Arrays
R
DS022-4 (v3.0) March 21, 2014
Module 4 of 4
Production Product Specification
37
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
4
IO_L104N_YY
AJ12
4
IO_L105P_Y
AN11
4
IO_L105N_Y
AK12
4
IO_L106P_YY
AL12
4
IO_L106N_YY
AM12
4
IO_VREF_L107P_YY
AK13
3
4
IO_L107N_YY
AL13
4
IO_L108P_Y
AM13
4
IO_L108N_Y
AN13
4
IO_L109P_YY
AJ14
4
IO_L109N_YY
AK14
4
IO_VREF_L110P_YY
AM14
4
IO_L110N_YY
AN15
4
IO_L111P_Y
AJ15
4
IO_L111N_Y
AK15
4
IO_L112P_Y
AL15
4
IO_L112N_Y
AM16
4
IO_VREF_L113P_Y
AL16
4
IO_L113N_Y
AJ16
4
IO_L114P_Y
AK16
4
IO_VREF_L114N_Y
AN17
2
4
IO_LVDS_DLL_L115P
AM17
5GCK1
AJ17
5IO
AL25
5IO
AL28
5IO
AL30
5IO
AN28
5
IO_LVDS_DLL_L115N
AM18
5
IO_VREF
AL18
2
5
IO_L116P_Y
AK18
5
IO_VREF_L116N_Y
AJ18
5
IO_L117P_Y
AN19
5
IO_L117N_Y
AL19
5
IO_L118P_Y
AK19
Table 14: BG560 — XCV400E, XCV600E, XCV1000E,
XCV1600E, XCV2000E
Bank
Pin Description
Pin#
See Note
5
IO_L118N_Y
AM20
5
IO_L119P_YY
AJ19
5
IO_VREF_L119N_YY
AL20
5
IO_L120P_YY
AN21
5
IO_L120N_YY
AL21
5
IO_L121P_Y
AJ20
5
IO_L121N_Y
AM22
5
IO_L122P_YY
AK21
5
IO_VREF_L122N_YY
AN23
3
5
IO_L123P_YY
AJ21
5
IO_L123N_YY
AM23
5
IO_L124P_Y
AK22
5
IO_L124N_Y
AM24
5
IO_L125P_YY
AL23
5
IO_L125N_YY
AJ22
5
IO_L126P_YY
AK23
5
IO_VREF_L126N_YY
AL24
5
IO_L127P_Y
AN26
5
IO_L127N_Y
AJ23
5
IO_L128P_Y
AK24
5
IO_VREF_L128N_Y
AM26
4
5
IO_L129P_Y
AM27
5
IO_L129N_Y
AJ24
5
IO_L130P_Y
AL26
5
IO_VREF_L130N_Y
AK25
1
5
IO_L131P_YY
AN29
5
IO_VREF_L131N_YY
AJ25
5
IO_L132P_YY
AK26
5
IO_L132N_YY
AM29
5
IO_L133P_Y
AM30
5
IO_L133N_Y
AJ26
5
IO_L134P_YY
AK27
5
IO_VREF_L134N_YY
AL29
5
IO_L135P_YY
AN31
5
IO_L135N_YY
AJ27
Table 14: BG560 — XCV400E, XCV600E, XCV1000E,
XCV1600E, XCV2000E
Bank
Pin Description
Pin#
See Note
相關(guān)PDF資料
PDF描述
ASC60DRTN-S13 CONN EDGECARD 120POS .100 EXTEND
ASC60DRTH-S13 CONN EDGECARD 120POS .100 EXTEND
ASC60DREN-S13 CONN EDGECARD 120POS .100 EXTEND
BR25L160FV-WE2 IC EEPROM SER 16KB SPI BUS 8SSOP
XC4VFX60-10FFG672C IC FPGA VIRTEX-4 FX 60K 672-FBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV600E-6BG560C 功能描述:IC FPGA 1.8V C-TEMP 560-MBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XCV600E-6BG560I 功能描述:IC FPGA 1.8V I-TEMP 560-MBGA RoHS:否 類別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XCV600E-6FG240C 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
XCV600E-6FG240I 制造商:XILINX 制造商全稱:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
XCV600E6FG676C 制造商:XILINX 功能描述:_ 制造商:Xilinx 功能描述: