參數(shù)資料
型號(hào): XCV600E-7BG560C
廠商: Xilinx Inc
文件頁(yè)數(shù): 55/233頁(yè)
文件大?。?/td> 0K
描述: IC FPGA 1.8V C-TEMP 560-MBGA
產(chǎn)品變化通告: FPGA Family Discontinuation 18/Apr/2011
標(biāo)準(zhǔn)包裝: 1
系列: Virtex®-E
LAB/CLB數(shù): 3456
邏輯元件/單元數(shù): 15552
RAM 位總計(jì): 294912
輸入/輸出數(shù): 404
門(mén)數(shù): 985882
電源電壓: 1.71 V ~ 1.89 V
安裝類(lèi)型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 560-LBGA,金屬
供應(yīng)商設(shè)備封裝: 560-MBGA(42.5x42.5)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)當(dāng)前第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)第231頁(yè)第232頁(yè)第233頁(yè)
Virtex-E 1.8 V Field Programmable Gate Arrays
R
Module 4 of 4
DS022-4 (v3.0) March 21, 2014
62
Production Product Specification
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
3IO
Y26
3
IO
AB25
3IO
AC251
3IO
AC26
3
IO_L69P_YY
P21
3
IO_L69N_YY
P23
3
IO_L70P_Y
P22
3
IO_VREF_L70N_Y
R25
3
IO_L71P_Y
P19
3
IO_L71N_Y
P20
3
IO_L72P_YY
R21
3
IO_L72N_YY
R22
3
IO_D4_L73P_YY
R24
3
IO_VREF_L73N_YY
R23
3
IO_L74P_Y
T24
3
IO_L74N_Y
R20
3
IO_L75P_Y
T22
3
IO_L75N_Y
U24
3
IO_L76P_Y
T23
3
IO_L76N_Y
U25
3
IO_L77P_Y
T21
3
IO_L77N_Y
U20
3
IO_L78P_YY
U22
3
IO_L78N_YY
V26
3
IO_L79P_YY
T20
3
IO_D5_L79N_YY
U23
3
IO_D6_L80P_YY
V24
3
IO_VREF_L80N_YY
U21
3
IO_L81P_YY
V23
3
IO_L81N_YY
W24
3
IO_L82P_Y
V22
3
IO_VREF_L82N_Y
W262
3
IO_L83P_Y
Y25
3
IO_L83N_Y
V21
3
IO_L84P_YY
V20
3
IO_L84N_YY
AA26
3
IO_L85P_YY
Y24
Table 20: FG676 — XCV400E, XCV600E
Bank
Pin Description
Pin #
3
IO_VREF_L85N_YY
W23
3
IO_L86P_Y
AA24
3
IO_L86N_Y
Y23
3
IO_L87P_Y
AB26
3
IO_L87N_Y
W21
3
IO_L88P_Y
Y22
3
IO_VREF_L88N_Y
W22
3
IO_L89P_Y
AA23
3
IO_L89N_Y
AB24
3
IO_L90P_YY
W20
3
IO_L90N_YY
AC24
3
IO_D7_L91P_YY
AB23
3
IO_INIT_L91N_YY
Y21
4
GCK0
AA14
4IO
AC18
4
IO
AE151
4
IO
AE20
4
IO
AE23
4IO
AF141
4IO
AF161
4IO
AF181
4IO
AF21
4IO
AF231
4
IO_L92P_YY
AC22
4
IO_L92N_YY
AD26
4
IO_L93P_Y
AD23
4
IO_L93N_Y
AA20
4
IO_L94P_YY
Y19
4
IO_L94N_YY
AC21
4
IO_VREF_L95P_YY
AD22
4
IO_L95N_YY
AB20
4
IO_L96P
AE22
4
IO_L96N
Y18
4
IO_L97P
AF22
4
IO_L97N
AA19
4
IO_VREF_L98P_YY
AD21
Table 20: FG676 — XCV400E, XCV600E
Bank
Pin Description
Pin #
相關(guān)PDF資料
PDF描述
XCV600E-7BG432C IC FPGA 1.8V C-TEMP 432-MBGA
XCV600E-6FG676I IC FPGA 1.8V I-TEMP 676-FBGA
XCV600E-6BG560I IC FPGA 1.8V I-TEMP 560-MBGA
XCV600E-6BG432I IC FPGA 1.8V I-TEMP 432-MBGA
ASC60DRTN-S13 CONN EDGECARD 120POS .100 EXTEND
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XCV600E-7BG560I 功能描述:IC FPGA 1.8V I-TEMP 560-MBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門(mén)數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類(lèi)型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XCV600E-7FG240C 制造商:XILINX 制造商全稱(chēng):XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
XCV600E-7FG240I 制造商:XILINX 制造商全稱(chēng):XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
XCV600E-7FG676C 功能描述:IC FPGA 1.8V C-TEMP 676-FBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:Virtex®-E 產(chǎn)品變化通告:Step Intro and Pkg Change 11/March/2008 標(biāo)準(zhǔn)包裝:1 系列:Virtex®-5 SXT LAB/CLB數(shù):4080 邏輯元件/單元數(shù):52224 RAM 位總計(jì):4866048 輸入/輸出數(shù):480 門(mén)數(shù):- 電源電壓:0.95 V ~ 1.05 V 安裝類(lèi)型:表面貼裝 工作溫度:-40°C ~ 100°C 封裝/外殼:1136-BBGA,F(xiàn)CBGA 供應(yīng)商設(shè)備封裝:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XCV600E-7FG676C0773 制造商:Rochester Electronics LLC 功能描述: 制造商:Xilinx 功能描述: