XR16V654/654D
2
2.25V TO 3.6V QUAD UART WITH 64-BYTE FIFO
REV. 1.0.1
FIGURE 2. PIN OUT ASSIGNMENT FOR 100-PIN QFP PACKAGES IN 16 AND 68 MODE
XR16V654
100-pin QFP
Intel Mode
Connect 16/68# pin to VCC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
N.
C.
N.
C.
N.
C.
N.
C.
T
X
R
D
YA#
IR
T
X
A
DSR
A
#
CT
SA#
DT
R
A
#
VC
C
RT
SA#
IN
T
A
CSA#
TX
A
IO
W#
TX
B
CSB#
IN
T
B
RT
SB#
GND
DT
R
B
#
CT
SB#
DSR
B
#
IR
T
X
B
T
X
R
D
YB#
N.
C.
N.
C.
N.
C.
N.
C.
N.
C.
RXRDYB#
CDB#
RIB#
RXB
CLKSEL
16/68#
A2
A1
A0
XTAL1
XTAL2
CHCCLK
RESET
RXRDY#
TXRDY#
GND
RXC
RIC#
CDC#
RXRDYC#
N.
C
.
N.
C
.
N.
C
.
N.
C
.
FS
R
S
#
IR
T
X
D
DS
R
D
#
CT
S
D
#
DT
R
D
#
GN
D
RT
S
D
#
IN
T
D
CSD
#
TX
D
IO
R
#
TX
C
CSC
#
IN
T
C
RT
S
C
#
VC
C
DT
R
C
#
CT
S
C
#
DS
R
C
#
IR
T
X
C
TX
R
D
Y
C
#
N.
C
.
N.
C
.
N.
C
.
N.
C
.
N.
C
.
RXRDYA#
CDA#
RIA#
RXA
GND
D7
D6
D5
D4
D3
D2
D1
D0
INTSEL
VCC
RXD
RID#
CDD#
RXRDYD#
TXRDYD#
XR16V654
100-pin QFP
Motorola Mode
Connect 16/68# pin to GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
N.
C
.
N.
C
.
N.
C
.
N.
C
.
TXR
D
Y
A
#
IR
T
X
A
DS
R
A
#
CT
SA
#
DT
RA#
VCC
RT
SA
#
IR
Q#
C
SA#
TX
A
R/
W
#
TX
B
A3
N.
C
.
RT
SB
#
GN
D
DT
RB#
CT
SB
#
DS
R
B
#
IR
T
X
B
TXR
D
Y
B
#
N.
C
.
N.
C
.
N.
C
.
N.
C
.
N.
C
.
RXRDYB#
CDB#
RIB#
RXB
CLKSEL
16/68#
A2
A1
A0
XTAL1
XTAL2
CHCCLK
RESET
RXRDY#
TXRDY#
GND
RXC
RIC#
CDC#
RXRDYC#
N.
C.
N.
C.
N.
C.
N.
C.
FS
R
S
#
IR
T
X
D
DS
RD#
CT
S
D
#
DT
RD
#
GN
D
RT
S
D
#
N.
C.
N.
C.
TX
D
N.
C.
TX
C
A4
N.
C.
RT
S
C
#
VCC
DT
RC
#
CT
S
C
#
DS
RC#
IR
T
X
C
TX
R
D
Y
C
#
N.
C.
N.
C.
N.
C.
N.
C.
N.
C.
RXRDYA#
CDA#
RIA#
RXA
GND
D7
D6
D5
D4
D3
D2
D1
D0
INTSEL
VCC
RXD
RID#
CDD#
RXRDYD#
TXRDYD#