參數(shù)資料
型號: μPD750104
廠商: NEC Corp.
英文描述: 4Bit Single Chip Microcontrollers(4 位微控制器)
中文描述: 4位單片微控制器(4位微控制器)
文件頁數(shù): 195/352頁
文件大小: 1903K
代理商: ΜPD750104
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁當(dāng)前第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁
171
CHAPTER 5 PERIPHERAL HARDWARE FUNCTIONS
(7) Address match detection method
In the SBI mode, communication starts when the master selects a particular slave device by outputting
an address.
An address match is detected by hardware. The slave address register (SVA) is available. In the wake-
up state (WUP = 1), IRQCSI is set only when the address transmitted by the master and the value held
in SVA match.
Cautions 1. Whether a slave is selected is determined by detecting a match for a slave ad-
dress received after bus release (in the state of RELD = 1).
An address match is detected usually using an address match interrupt (IRQCSI)
generated when WUP is set to 1. So detect selection/nonselection state by slave
address when WUP is set to 1.
2. When determining whether a slave is selected without using an interrupt when
WUP is 0, do not use the address match detection method. Instead, use transfer
of commands set in advance in a program.
(8) Error detection
In the SBI mode, the state of serial bus SB0 (or SB1) being used for communication is loaded into the
shift register (SIO) of the transmitting device. So a transmission error can be detected by the methods
described below.
(a) Comparing SIO data before start of transmission with SIO data after start of transmission
With this method, the occurrence of a transmission error is assumed if two SIO values disagree with
each other.
(b) Using the slave address register (SVA)
Transmit data is set in SIO and SVA as well before the data is transmitted. On completion of
transmission, the COI bit (match signal from the address comparator) of serial operation mode register
(CSIM) is tested. If the result is 1, the transmission is regarded as successful. If the result is 0, the
occurrence of a transmission error is assumed.
(9) Communication operation
In the SBI mode, the master usually selects a slave device to communicate with from multiple devices
by outputting the address of the slave to the serial bus.
After selecting a device to communicate with, the master exchanges commands and data with the slave
device, thus establishing serial communication.
Figures 5-67 to 5-70 show the timing charts of data communication operations.
In the SBI mode, the shift register performs shift operation on the falling edge of the serial clock (SCK).
Transmit data is held on the SO latch, and is output on the SB0/P02 or SB1/P03 pin starting with the MSB.
Receive data applied to the SB0 (or SB1) pin is latched in the shift register on the rising edge of SCK.
相關(guān)PDF資料
PDF描述
μPD750108 4Bit Single Chip Microcontrollers(4 位微控制器)
μPD753012A 4 Bit Single Chip Microcontrollers(4 位單片微控制器)
μPD753016A 4 Bit Single Chip Microcontrollers(4 位單片微控制器)
μPD753017A 4 Bit Single Chip Microcontrollers(4 位單片微控制器)
μPD753012 8 Bit Single Chip Microcontrollers(8位單片微控制器)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
PD750A 制造商:Pyle 功能描述:8 Ohm / 70V DVD USB 3 Input Professional PA Amplifier 制造商:PYLE 功能描述:PROFESSIONAL PA AMPLIFIER 8 OHM / 70V DVD USB 3 INPUT
PD75-103K 功能描述:固定電感器 10uH 10% .08ohm Choke SMT Power Ind RoHS:否 制造商:AVX 電感:10 uH 容差:20 % 最大直流電流:1 A 最大直流電阻:0.075 Ohms 工作溫度范圍:- 40 C to + 85 C 自諧振頻率:38 MHz Q 最小值:40 尺寸:4.45 mm W x 6.6 mm L x 2.92 mm H 屏蔽:Shielded 端接類型:SMD/SMT 封裝 / 箱體:6.6 mm x 4.45 mm
PD75104 制造商:NEC 制造商全稱:NEC 功能描述:4-BIT SINGLE-CHIP MICROCOMPUTER
PD75-104K 功能描述:固定電感器 100uH 10% .5ohm Choke SMT Power Ind RoHS:否 制造商:AVX 電感:10 uH 容差:20 % 最大直流電流:1 A 最大直流電阻:0.075 Ohms 工作溫度范圍:- 40 C to + 85 C 自諧振頻率:38 MHz Q 最小值:40 尺寸:4.45 mm W x 6.6 mm L x 2.92 mm H 屏蔽:Shielded 端接類型:SMD/SMT 封裝 / 箱體:6.6 mm x 4.45 mm
PD75-123K 功能描述:固定電感器 12uH 10% .085ohm Choke SMT Power Ind RoHS:否 制造商:AVX 電感:10 uH 容差:20 % 最大直流電流:1 A 最大直流電阻:0.075 Ohms 工作溫度范圍:- 40 C to + 85 C 自諧振頻率:38 MHz Q 最小值:40 尺寸:4.45 mm W x 6.6 mm L x 2.92 mm H 屏蔽:Shielded 端接類型:SMD/SMT 封裝 / 箱體:6.6 mm x 4.45 mm