參數(shù)資料
型號(hào): 9S12DJ64DGV1
英文描述: 9S12DJ64DG Device Guide. also covers 9S12D64. 9S12A64. 9S12D32 and 9S12A32 devices
中文描述: 9S12DJ64DG設(shè)備指南。也包括9S12D64。 9S12A64。 9S12D32和9S12A32設(shè)備
文件頁(yè)數(shù): 119/126頁(yè)
文件大?。?/td> 1809K
代理商: 9S12DJ64DGV1
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)當(dāng)前第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)
MC9S12DJ64 Device User Guide — V01.17
119
Table A-20 Expanded Bus Timing Characteristics
Conditions are shown in
Table A-4
unless otherwise noted, C
LOAD
= 50pF
Num C
Rating
Symbol
Min
Typ
Max
Unit
1
P Frequency of operation (E-clock)
f
o
0
25.0
MHz
2
P Cycle time
t
cyc
40
ns
3
D Pulse width, E low
PW
EL
19
ns
4
D Pulse width, E high
1
PW
EH
19
ns
5
D Address delay time
t
AD
8
ns
6
D Address valid time to E rise (PW
EL
–t
AD
)
t
AV
11
ns
7
D Muxed address hold time
t
MAH
2
ns
8
D Address hold to data valid
t
AHDS
7
ns
9
D Data hold to address
t
DHA
2
ns
10
D Read data setup time
t
DSR
13
ns
11
D Read data hold time
t
DHR
0
ns
12
D Write data delay time
t
DDW
7
ns
13
D Write data hold time
t
DHW
2
ns
14
D Write data setup time
1
(PW
EH
–t
DDW
)
t
DSW
12
ns
15
D Address access time
1
(t
cyc
–t
AD
–t
DSR
)
t
ACCA
19
ns
16
D E high access time
1
(PW
EH
–t
DSR
)
t
ACCE
6
ns
17
D Non-multiplexed address delay time
t
NAD
6
ns
18
D Non-muxed address valid to E rise (PW
EL
–t
NAD
)
t
NAV
15
ns
19
D Non-multiplexed address hold time
t
NAH
2
ns
20
D Chip select delay time
t
CSD
16
ns
21
D Chip select access time
1
(t
cyc
–t
CSD
–t
DSR
)
t
ACCS
11
ns
22
D Chip select hold time
t
CSH
2
ns
23
D Chip select negated time
t
CSN
8
ns
24
D Read/write delay time
t
RWD
7
ns
25
D Read/write valid time to E rise (PW
EL
–t
RWD
)
t
RWV
14
ns
26
D Read/write hold time
t
RWH
2
ns
27
D Low strobe delay time
t
LSD
7
ns
28
D Low strobe valid time to E rise (PW
EL
–t
LSD
)
t
LSV
14
ns
29
D Low strobe hold time
t
LSH
2
ns
30
D NOACC strobe delay time
t
NOD
7
ns
31
D NOACC valid time to E rise (PW
EL
–t
NOD
)
t
NOV
14
ns
相關(guān)PDF資料
PDF描述
9S12DJ64-ZIP_PART2 MC9S12DJ64 Users Guides. zip format. part 2
9S12DP256BDGV2 9S12Dx256B Device Guide. also covers C derivatives and 9S12Ax256 devices
9S12DP512DGV1 9S12Dx512 Device Guide
9S12DT128BDGV1 9S12DT128B Device Guide
9S12DT128DGV2 MC9S12DT128 Device User Guide V02.09
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
9S12DP256BDGV1 制造商:FREESCALE 制造商全稱(chēng):Freescale Semiconductor, Inc 功能描述:Automotive applications
9S12DP256BDGV2 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:9S12Dx256B Device Guide. also covers C derivatives and 9S12Ax256 devices
9S12DP512DGV1 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:9S12Dx512 Device Guide
9S12DT128BDGV1 制造商:未知廠家 制造商全稱(chēng):未知廠家 功能描述:9S12DT128B Device Guide
9S12DT128DGV2 制造商:MOTOROLA 制造商全稱(chēng):Motorola, Inc 功能描述:MC9S12DT128 Device User Guide V02.09