Revision 13 2-55 Table 2-85 Parameter Definition and Measuring Nodes Parameter Name Parameter Definition Meas" />
<dfn id="n3uau"></dfn>
  • <span id="n3uau"></span>
    <dd id="n3uau"><tr id="n3uau"><menu id="n3uau"></menu></tr></dd>
  • <table id="n3uau"><em id="n3uau"><strike id="n3uau"></strike></em></table>
    參數(shù)資料
    型號(hào): A3PE3000-1FGG484
    廠商: Microsemi SoC
    文件頁(yè)數(shù): 129/162頁(yè)
    文件大?。?/td> 0K
    描述: IC FPGA 1KB FLASH 3M 484-FBGA
    標(biāo)準(zhǔn)包裝: 40
    系列: ProASIC3E
    RAM 位總計(jì): 516096
    輸入/輸出數(shù): 341
    門(mén)數(shù): 3000000
    電源電壓: 1.425 V ~ 1.575 V
    安裝類(lèi)型: 表面貼裝
    工作溫度: 0°C ~ 70°C
    封裝/外殼: 484-BGA
    供應(yīng)商設(shè)備封裝: 484-FPBGA(23x23)
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)當(dāng)前第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)
    ProASIC3E Flash Family FPGAs
    Revision 13
    2-55
    Table 2-85 Parameter Definition and Measuring Nodes
    Parameter Name
    Parameter Definition
    Measuring Nodes
    (from, to)*
    tOCLKQ
    Clock-to-Q of the Output Data Register
    HH, DOUT
    tOSUD
    Data Setup Time for the Output Data Register
    FF, HH
    tOHD
    Data Hold Time for the Output Data Register
    FF, HH
    tOSUE
    Enable Setup Time for the Output Data Register
    GG, HH
    tOHE
    Enable Hold Time for the Output Data Register
    GG, HH
    tOCLR2Q
    Asynchronous Clear-to-Q of the Output Data Register
    LL, DOUT
    tOREMCLR
    Asynchronous Clear Removal Time for the Output Data Register
    LL, HH
    tORECCLR
    Asynchronous Clear Recovery Time for the Output Data Register
    LL, HH
    tOECLKQ
    Clock-to-Q of the Output Enable Register
    HH, EOUT
    tOESUD
    Data Setup Time for the Output Enable Register
    JJ, HH
    tOEHD
    Data Hold Time for the Output Enable Register
    JJ, HH
    tOESUE
    Enable Setup Time for the Output Enable Register
    KK, HH
    tOEHE
    Enable Hold Time for the Output Enable Register
    KK, HH
    tOECLR2Q
    Asynchronous Clear-to-Q of the Output Enable Register
    II, EOUT
    tOEREMCLR
    Asynchronous Clear Removal Time for the Output Enable Register
    II, HH
    tOERECCLR
    Asynchronous Clear Recovery Time for the Output Enable Register
    II, HH
    tICLKQ
    Clock-to-Q of the Input Data Register
    AA, EE
    tISUD
    Data Setup Time for the Input Data Register
    CC, AA
    tIHD
    Data Hold Time for the Input Data Register
    CC, AA
    tISUE
    Enable Setup Time for the Input Data Register
    BB, AA
    tIHE
    Enable Hold Time for the Input Data Register
    BB, AA
    tICLR2Q
    Asynchronous Clear-to-Q of the Input Data Register
    DD, EE
    tIREMCLR
    Asynchronous Clear Removal Time for the Input Data Register
    DD, AA
    tIRECCLR
    Asynchronous Clear Recovery Time for the Input Data Register
    DD, AA
    Note: *See Figure 2-26 on page 2-54 for more information.
    相關(guān)PDF資料
    PDF描述
    M1A3PE3000-1FGG484 IC FPGA 1KB FLASH 3M 484-FBGA
    AFS600-1FGG256K IC FPGA 4MB FLASH 600K 256FBGA
    AFS600-1FG256K IC FPGA 4MB FLASH 600K 256FBGA
    M1A3PE3000-FG896 IC FPGA 1KB FLASH 3M 896-FBGA
    M1A3PE3000-FGG896 IC FPGA 1KB FLASH 3M 896-FBGA
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    A3PE3000-1FGG484I 功能描述:IC FPGA 1KB FLASH 3M 484-FBGA RoHS:是 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:ProASIC3E 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門(mén)數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類(lèi)型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
    A3PE3000-1FGG896 功能描述:IC FPGA 1KB FLASH 3M 896-FBGA RoHS:是 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:ProASIC3E 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計(jì):6635520 輸入/輸出數(shù):270 門(mén)數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類(lèi)型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
    A3PE3000-1FGG896ES 制造商:ACTEL 制造商全稱(chēng):Actel Corporation 功能描述:ProASIC3E Flash Family FPGAs
    A3PE3000-1FGG896I 功能描述:IC FPGA 1KB FLASH 3M 896-FBGA RoHS:是 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:ProASIC3E 標(biāo)準(zhǔn)包裝:1 系列:ProASICPLUS LAB/CLB數(shù):- 邏輯元件/單元數(shù):- RAM 位總計(jì):129024 輸入/輸出數(shù):248 門(mén)數(shù):600000 電源電壓:2.3 V ~ 2.7 V 安裝類(lèi)型:表面貼裝 工作溫度:- 封裝/外殼:352-BFCQFP,帶拉桿 供應(yīng)商設(shè)備封裝:352-CQFP(75x75)
    A3PE3000-1FGG896PP 制造商:ACTEL 制造商全稱(chēng):Actel Corporation 功能描述:ProASIC3E Flash Family FPGAs