Note: *Values shown for A54SX72A, –2, worst-ca" />
參數(shù)資料
型號(hào): A54SX32A-2FG144
廠商: Microsemi SoC
文件頁(yè)數(shù): 37/108頁(yè)
文件大?。?/td> 0K
描述: IC FPGA SX 48K GATES 144-FBGA
標(biāo)準(zhǔn)包裝: 160
系列: SX-A
LAB/CLB數(shù): 2880
輸入/輸出數(shù): 111
門(mén)數(shù): 48000
電源電壓: 2.25 V ~ 5.25 V
安裝類(lèi)型: 表面貼裝
工作溫度: 0°C ~ 70°C
封裝/外殼: 144-LBGA
供應(yīng)商設(shè)備封裝: 144-FPBGA(13x13)
SX-A Family FPGAs
2- 14
v5.3
SX-A Timing Model
Sample Path Calculations
Hardwired Clock
Routed Clock
Note: *Values shown for A54SX72A, –2, worst-case commercial conditions at 5 V PCI with standard place-and-route.
Figure 2-3 SX-A Timing Model
Input Delays
Internal Delays
Predicted
Routing
Delays
Output Delays
I/O Module
t
INYH = 0.6 ns
t
RD2 = 0.5 ns
t
RD1 = 0.3 ns
Combinatorial
Cell
I/O Module
t
DHL = 3.9 ns
t
RD8 = 1.5 ns
t
RD4 = 0.9 ns
t
RD1 = 0.3 ns
t
PD = 1.1 ns
I/O Module
t
DHL = 3.9 ns
t
RD1 = 0.3 ns
t
RCO= 0.8 ns
I/O Module
t
INYH = 0.6 ns
t
ENZL= 1.5 ns
t
SUD = 0.8 ns
t
HD = 0.0 ns
t
SUD = 0.8 ns
t
HD = 0.0 ns
t
RCKH = 3.0 ns
(100% Load)
DQ
Register
Cell
Routed
Clock
t
RD1 = 0.3 ns
t
RCO= 0.8 ns
t
HCKH= 1.8 ns
DQ
Register
Cell
Hardwired
Clock
I/O Module
t
DHL = 3.9 ns
t
ENZL= 1.5 ns
External Setup
= (tINYH + tRD1 + tSUD) – tHCKH
= 0.6 + 0.3 + 0.8 - 1.8 = – 0.1 ns
Clock-to-Out (Pad-to-Pad) = tHCKH + tRCO + tRD1 + tDHL
= 1.8 + 0.8 + 0.3 + 3.9 = 6.8 ns
External Setup
= (tINYH + tRD1 + tSUD) – tRCKH
= 0.6 + 0.3 + 0.8 - 3.0 = –1.3 ns
Clock-to-Out (Pad-to-Pad) = tRCKH + tRCO + tRD1 + tDHL
= 3.0 + 0.8 + 0.3 + 3.9 = 8.0 ns
相關(guān)PDF資料
PDF描述
HMC35DRAS CONN EDGECARD 70POS R/A .100 SLD
A54SX32A-2FGG144 IC FPGA SX 48K GATES 144-FBGA
A54SX32A-1FGG144I IC FPGA SX 48K GATES 144-FBGA
952-015-030R121 BACKSHELL 15POS STRGHT DIECAST
981-025-130R121 BACKSHELL 25POS R/A DIE CAST
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
A54SX32A-2FG144I 功能描述:IC FPGA SX 48K GATES 144-FBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:SX-A 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計(jì):- 輸入/輸出數(shù):360 門(mén)數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類(lèi)型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
A54SX32A-2FG256 功能描述:IC FPGA SX 48K GATES 256-FBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:SX-A 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計(jì):- 輸入/輸出數(shù):360 門(mén)數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類(lèi)型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
A54SX32A-2FG256I 功能描述:IC FPGA SX 48K GATES 256-FBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:SX-A 標(biāo)準(zhǔn)包裝:40 系列:SX-A LAB/CLB數(shù):6036 邏輯元件/單元數(shù):- RAM 位總計(jì):- 輸入/輸出數(shù):360 門(mén)數(shù):108000 電源電壓:2.25 V ~ 5.25 V 安裝類(lèi)型:表面貼裝 工作溫度:0°C ~ 70°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FPBGA(27X27)
A54SX32A-2FG484 功能描述:IC FPGA SX 48K GATES 484-FBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:SX-A 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計(jì):6635520 輸入/輸出數(shù):270 門(mén)數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類(lèi)型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)
A54SX32A-2FG484I 功能描述:IC FPGA SX 48K GATES 484-FBGA RoHS:否 類(lèi)別:集成電路 (IC) >> 嵌入式 - FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 系列:SX-A 產(chǎn)品培訓(xùn)模塊:Three Reasons to Use FPGA's in Industrial Designs Cyclone IV FPGA Family Overview 特色產(chǎn)品:Cyclone? IV FPGAs 標(biāo)準(zhǔn)包裝:60 系列:CYCLONE® IV GX LAB/CLB數(shù):9360 邏輯元件/單元數(shù):149760 RAM 位總計(jì):6635520 輸入/輸出數(shù):270 門(mén)數(shù):- 電源電壓:1.16 V ~ 1.24 V 安裝類(lèi)型:表面貼裝 工作溫度:0°C ~ 85°C 封裝/外殼:484-BGA 供應(yīng)商設(shè)備封裝:484-FBGA(23x23)