VDD = +12 V ± 5%, V
參數(shù)資料
型號: AD5570ARS-REEL
廠商: Analog Devices Inc
文件頁數(shù): 20/24頁
文件大小: 0K
描述: IC DAC 16BIT SRL IN/VOUT 16-SSOP
產(chǎn)品培訓模塊: Data Converter Fundamentals
DAC Architectures
標準包裝: 1,500
設置時間: 12µs
位數(shù): 16
數(shù)據(jù)接口: 串行
轉(zhuǎn)換器數(shù)目: 1
電壓電源: 雙 ±
功率耗散(最大): 150mW
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 16-SSOP(0.209",5.30mm 寬)
供應商設備封裝: 16-SSOP
包裝: 帶卷 (TR)
輸出數(shù)目和類型: 1 電壓,雙極
采樣率(每秒): 83k
AD5570
Rev. C | Page 5 of 24
TIMING CHARACTERISTICS
STANDALONE
VDD = +12 V ± 5%, VSS = 12 V ± 5% or VDD = +15 V ± 10%, VSS = 15 V ± 10%, VREF = 5 V, REFGND = AGND = DGND = 0 V, RL = 5 kΩ,
CL = 200 pF to AGND; all specifications TMIN to TMAX, unless otherwise noted.
Table 2.
Parameter 1, 2
Limit at TMIN, TMAX
Unit
Description
fMAX
10
MHz max
SCLK frequency
t1
100
ns min
SCLK cycle time
t2
35
ns min
SCLK high time
t3
35
ns min
SCLK low time
t4
10
ns min
SYNC to SCLK falling edge setup time
t5
35
ns min
Data setup time
t6
0
ns min
Data hold time
t7
45
ns min
SCLK falling edge to SYNC rising edge
t8
45
ns min
Minimum SYNC high time
t9
0
ns min
SYNC rising edge to LDAC falling edge
t10
50
ns min
LDAC pulse width
t11
0
ns min
LDAC falling edge to SYNC falling edge (no update)
t12
0
ns min
LDAC rising edge to SYNC rising edge (no update)
t13
20
ns min
CLR pulse width
1 All parameters guaranteed by design and characterization. Not production tested.
2 All input signals are measured with tr = tf = 5 ns (10% to 90% of VDD) and timed from a voltage level of (VIL +VIH)/2.
DB15
DB0
SCLK
SYNC
SDIN
LDAC1
CLR
LDAC2
NOTES
1ASYNCHRONOUS LDAC UPDATE MODE. UPDATE ON FALLING EDGE OF LDAC.
2SYNCHRONOUS LDAC UPDATE MODE. UPDATE ON RISING EDGE OF SYNC.
t3
t2
t5
t6
t7
t9
t1
t4
t8
t12
t11
t10
t13
03
76
0-
0
02
Figure 2. Serial Interface Timing Diagram
相關PDF資料
PDF描述
AD8146ACPZ-R2 IC DRIVER TRPL DIFF VID 24LFCSP
AD7543JN IC DAC 12BIT SRL INP MULT 16-DIP
VE-B4Y-MY-B1 CONVERTER MOD DC/DC 3.3V 33W
AD8582AR IC DAC 12BIT DUAL 5V 24-SOIC
VE-B4Y-MX-B1 CONVERTER MOD DC/DC 3.3V 49.5W
相關代理商/技術參數(shù)
參數(shù)描述
AD5570ARS-REEL7 功能描述:IC DAC 16BIT SRL IN/VOUT 16-SSOP RoHS:否 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 標準包裝:2,400 系列:- 設置時間:- 位數(shù):18 數(shù)據(jù)接口:串行 轉(zhuǎn)換器數(shù)目:3 電壓電源:模擬和數(shù)字 功率耗散(最大):- 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:36-TFBGA 供應商設備封裝:36-TFBGA 包裝:帶卷 (TR) 輸出數(shù)目和類型:* 采樣率(每秒):*
AD5570ARSZ 功能描述:IC DAC 16BIT SERIAL IN 16SSOP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 標準包裝:1 系列:- 設置時間:4.5µs 位數(shù):12 數(shù)據(jù)接口:串行,SPI? 轉(zhuǎn)換器數(shù)目:1 電壓電源:單電源 功率耗散(最大):- 工作溫度:-40°C ~ 125°C 安裝類型:表面貼裝 封裝/外殼:8-SOIC(0.154",3.90mm 寬) 供應商設備封裝:8-SOICN 包裝:剪切帶 (CT) 輸出數(shù)目和類型:1 電壓,單極;1 電壓,雙極 采樣率(每秒):* 其它名稱:MCP4921T-E/SNCTMCP4921T-E/SNRCTMCP4921T-E/SNRCT-ND
AD5570ARSZ-REEL 功能描述:IC DAC 16BIT SERIAL IN 16SSOP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 產(chǎn)品培訓模塊:Data Converter Fundamentals DAC Architectures 標準包裝:750 系列:- 設置時間:7µs 位數(shù):16 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 電壓電源:雙 ± 功率耗散(最大):100mW 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-LCC(J 形引線) 供應商設備封裝:28-PLCC(11.51x11.51) 包裝:帶卷 (TR) 輸出數(shù)目和類型:1 電壓,單極;1 電壓,雙極 采樣率(每秒):143k
AD5570ARSZ-REEL7 功能描述:IC DAC 16BIT SERIAL IN 16SSOP RoHS:是 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 產(chǎn)品培訓模塊:Data Converter Fundamentals DAC Architectures 標準包裝:750 系列:- 設置時間:7µs 位數(shù):16 數(shù)據(jù)接口:并聯(lián) 轉(zhuǎn)換器數(shù)目:1 電壓電源:雙 ± 功率耗散(最大):100mW 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:28-LCC(J 形引線) 供應商設備封裝:28-PLCC(11.51x11.51) 包裝:帶卷 (TR) 輸出數(shù)目和類型:1 電壓,單極;1 電壓,雙極 采樣率(每秒):143k
AD5570BRS 功能描述:IC DAC 16BIT SERIAL IN 16SSOP RoHS:否 類別:集成電路 (IC) >> 數(shù)據(jù)采集 - 數(shù)模轉(zhuǎn)換器 系列:- 產(chǎn)品培訓模塊:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 標準包裝:1,000 系列:- 設置時間:1µs 位數(shù):8 數(shù)據(jù)接口:串行 轉(zhuǎn)換器數(shù)目:8 電壓電源:雙 ± 功率耗散(最大):941mW 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:24-SOIC(0.295",7.50mm 寬) 供應商設備封裝:24-SOIC W 包裝:帶卷 (TR) 輸出數(shù)目和類型:8 電壓,單極 采樣率(每秒):*