2. EPAD MUST BE SOLDERED TO V
參數(shù)資料
型號: ADCLK950/PCBZ
廠商: Analog Devices Inc
文件頁數(shù): 9/12頁
文件大?。?/td> 0K
描述: BOARD EVALUATION FOR ADCLK950
標(biāo)準(zhǔn)包裝: 1
系列: SIGe
主要目的: 計(jì)時,時鐘緩沖器 / 驅(qū)動器 / 接收器 / 變換器
已用 IC / 零件: ADCLK950
主要屬性: 2 個可選輸入,10 輸出
次要屬性: LVPECL 輸出邏輯
已供物品:
ADCLK950
Rev. A | Page 6 of 12
PIN CONFIGURATION AND FUNCTION DESCRIPTIONS
NOTES
1. NC = NO CONNECT.
2. EPAD MUST BE SOLDERED TO VEE POWER PLANE.
PIN 1
INDICATOR
1
IN_SEL
2
CLK0
3
CLK0
4
VREF0
5
VT0
6
CLK1
7
CLK1
8
VT1
9
VREF1
10
VEE
23 NC
24 Q5
25 Q5
26 Q4
27 Q4
28 NC
29 NC
30 VCC
22 NC
21 VCC
11
V
C
12
Q
9
13
Q
9
15
Q
8
17
Q
7
16
Q
7
18
Q
6
19
Q
6
20
V
C
14
Q
8
33
Q
3
34
Q
2
35
Q
2
36
Q
1
37
Q
1
38
Q
0
39
Q
0
40
V
C
32
Q
3
31
V
C
TOP VIEW
(Not to Scale)
ADCLK950
08
27
9-
00
2
Figure 2. Pin Configuration
Table 7. Pin Function Descriptions
Pin No.
Mnemonic
Description
1
IN_SEL
Input Select. Logic 0 selects CLK0 and CLK0 inputs. Logic 1 selects CLK1 and CLK1 inputs.
2
CLK0
Differential Input (Positive) 0.
3
CLK0
Differential Input (Negative) 0.
4
VREF0
Reference Voltage. Reference voltage for biasing ac-coupled CLK0 and CLK0 inputs.
5
VT0
Center Tap. Center tap of a 100 Ω input resistor for CLK0 and CLK0 inputs.
6
CLK1
Differential Input (Positive) 1.
7
CLK1
Differential Input (Negative) 1.
8
VT1
Center Tap. Center tap of a 100 Ω input resistor for CLK1 and CLK1 inputs.
9
VREF1
Reference Voltage. Reference voltage for biasing ac-coupled CLK1 and CLK1 inputs.
10
VEE
Negative Supply Pin.
11, 20, 21,
30, 31, 40
VCC
Positive Supply Pin.
12, 13
Q9, Q9
Differential LVPECL Outputs.
14, 15
Q8, Q8
Differential LVPECL Outputs.
16, 17
Q7, Q7
Differential LVPECL Outputs.
18, 19
Q6, Q6
Differential LVPECL Outputs.
22, 23, 28,
29
NC
No Connection
24, 25
Q5, Q5
Differential LVPECL Outputs.
26, 27
Q4, Q4
Differential LVPECL Outputs.
32, 33
Q3, Q3
Differential LVPECL Outputs.
34, 35
Q2, Q2
Differential LVPECL Outputs.
36, 37
Q1, Q1
Differential LVPECL Outputs.
38, 39
Q0, Q0
Differential LVPECL Outputs.
EPAD
Exposed pad (EPAD) must be connected to VEE.
相關(guān)PDF資料
PDF描述
VI-J03-EZ-S CONVERTER MOD DC/DC 24V 25W
FCBP110LD1L20S KIT 20M LASERWIRE SFP+
1062835003 CABLE QSFP+ OPTICAL BRKOUT ASSY
AD9517-0A/PCBZ BOARD EVALUATION FOR AD9517-0A
AD9517-1A/PCBZ BOARD EVALUATION FOR AD9517-1A
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ADCLK954 制造商:AD 制造商全稱:Analog Devices 功能描述:Two Selectable Inputs, 12 LVPECL Outputs, SiGe Clock Fanout Buffer
ADCLK954/PCBZ 功能描述:KIT EVAL CLK BUFF ADCLK954 RoHS:是 類別:編程器,開發(fā)系統(tǒng) >> 評估演示板和套件 系列:SIGe 標(biāo)準(zhǔn)包裝:1 系列:PSoC® 主要目的:電源管理,熱管理 嵌入式:- 已用 IC / 零件:- 主要屬性:- 次要屬性:- 已供物品:板,CD,電源
ADCLK954BCPZ 功能描述:IC CLOCK BUFFER MUX 2:12 40LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 時鐘緩沖器,驅(qū)動器 系列:SIGe 產(chǎn)品培訓(xùn)模塊:High Bandwidth Product Overview 標(biāo)準(zhǔn)包裝:1,000 系列:Precision Edge® 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:4 差分 - 輸入:輸出:是/是 輸入:CML,LVDS,LVPECL 輸出:CML 頻率 - 最大:2.5GHz 電源電壓:2.375 V ~ 2.625 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-VFQFN 裸露焊盤,16-MLF? 供應(yīng)商設(shè)備封裝:16-MLF?(3x3) 包裝:帶卷 (TR)
ADCLK954BCPZ-REEL7 功能描述:IC CLOCK BUFFER MUX 2:12 40LFCSP RoHS:是 類別:集成電路 (IC) >> 時鐘/計(jì)時 - 時鐘緩沖器,驅(qū)動器 系列:SIGe 標(biāo)準(zhǔn)包裝:74 系列:- 類型:扇出緩沖器(分配) 電路數(shù):1 比率 - 輸入:輸出:1:10 差分 - 輸入:輸出:是/是 輸入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 輸出:HCSL,LVDS 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:-40°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:32-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:32-QFN(5x5) 包裝:管件
ADCM-2650-0001 制造商:HP 制造商全稱:Agilent(Hewlett-Packard) 功能描述:Agilent ADCM-2650-0001 Portrait VGA Resolution CMOS Camera Module