參數(shù)資料
型號: AGL030V5-FQN48
元件分類: FPGA
英文描述: FPGA, 768 CLBS, 30000 GATES, QCC48
封裝: QFN-48
文件頁數(shù): 216/216頁
文件大?。?/td> 6519K
代理商: AGL030V5-FQN48
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁當(dāng)前第216頁
IGLOO DC and Switching Characteristics
Ad vance v0.5
2-85
Timing Characteristics
1.5 V DC Core Voltage
1.2 V DC Core Voltage
Table 2-149 Combinatorial Cell Propagation Delays
Commercial-Case Conditions: TJ = 70°C, Worst-Case VCC = 1.425 V
Combinatorial Cell
Equation
Parameter
Std.
Units
INV
Y =!A
tPD
0.80
ns
AND2
Y = A B
tPD
0.84
ns
NAND2
Y = !(A B)
tPD
0.90
ns
OR2
Y = A + B
tPD
1.19
ns
NOR2
Y = !(A + B)
tPD
1.10
ns
XOR2
Y = A
Bt
PD
1.37
ns
MAJ3
Y = MAJ(A , B, C)
tPD
1.33
ns
XOR3
Y = A
B Ct
PD
1.79
ns
MUX2
Y = A !S + B S
tPD
1.48
ns
AND3
Y = A B C
tPD
1.21
ns
Note: For specific junction temperature and voltage supply levels, refer to Table 2-6 on page 2-6 for derating
values.
Table 2-150 Combinatorial Cell Propagation Delays
Commercial-Case Conditions: TJ = 70°C, Worst-Case VCC = 1.14 V
Combinatorial Cell
Equation
Parameter
Std.
Units
INV
Y = !A
tPD
1.34
ns
AND2
Y = A B
tPD
1.43
ns
NAND2
Y = !(A B)
tPD
1.59
ns
OR2
Y = A + B
tPD
2.30
ns
NOR2
Y = !(A + B)
tPD
2.07
ns
XOR2
Y = A
Bt
PD
2.46
ns
MAJ3
Y = MAJ(A , B, C)
tPD
2.46
ns
XOR3
Y = A
B Ct
PD
3.12
ns
MUX2
Y = A !S + B S
tPD
2.83
ns
AND3
Y = A B C
tPD
2.28
ns
Note: For specific junction temperature and voltage supply levels, refer to Table 2-7 on page 2-7 for derating
values.
相關(guān)PDF資料
PDF描述
AGL030V5-FQNG48 FPGA, 768 CLBS, 30000 GATES, QCC48
AGL10002-FFG144I FPGA, 1000000 GATES, 200 MHz, PBGA144
AGL10002-FFG144 FPGA, 1000000 GATES, 200 MHz, PBGA144
AGL10002-FFG256I FPGA, 1000000 GATES, 200 MHz, PBGA144
AGL10002-FFG256 FPGA, 1000000 GATES, 200 MHz, PBGA144
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AGL030V5-FQNG132 制造商:Microsemi Corporation 功能描述:FPGA IGLOO 30K GATES COMM 130NM 1.5V 132QFN - Trays
AGL030V5-FQNG144 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
AGL030V5-FQNG144ES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
AGL030V5-FQNG144I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology
AGL030V5-FQNG144PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:IGLOO Low-Power Flash FPGAs with Flash Freeze Technology