參數(shù)資料
型號: AM79C975KCW
廠商: ADVANCED MICRO DEVICES INC
元件分類: 微控制器/微處理器
英文描述: PCnet⑩-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY
中文描述: 5 CHANNEL(S), 100M bps, LOCAL AREA NETWORK CONTROLLER, PQFP16
封裝: PLASTIC, QFP-160
文件頁數(shù): 261/304頁
文件大小: 2092K
代理商: AM79C975KCW
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁當前第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁
Am79C973/Am79C975
261
P R E L I M I N A R Y
Default: 00000Read as ZERO only
Reserved bits. For future use only
SMIU Receive Pattern RAM Address Register
(MReg Address 33)
Bit No.
Name and Description
7:0
MRX_PADR
Default: 00h Read/Write
The SMIU Receive Pattern RAM Address reg-
ister contains the address of the location in the
Receive Pattern RAM where the next byte of
the Acknowledgment Frame Filter is written to.
The register is cleared to 0 by H_RESET and
every time the MRX_ENABLE bit is set to 1.
The address register autoincrements with ev-
ery byte write to the Receive Pattern RAM.
This allows a FIFO-type access to the Receive
Pattern RAM and the host does not need to
keep track of the location he is writing to. In ad-
dition, MRX_PADR can be set to any address
within the Receive Pattern RAM in order to
modify a specific location.
MIU Receive Pattern RAM Data Port (MReg Address
34)
Bit No.
Name and Description
7:0
MRX_PDATA
Default: undefined
Read/Write
This is the 8-bit data port used to write to the
Receive Pattern RAM.
SMIU Transmit Address Register (MReg Address
35)
Bit No.
Name and Description
7:0
MTX_ADR
Default: 00h Read/Write
The SMIU Transmit Address register contains
the address of the location in the Transmit
Data memory where the next byte of data is
written to. The register is cleared to 0 by
H_RESET and every time the MTX_START bit
in the Transmit Status register transitions is set
to 1. The address register auto-increments
with every byte written to the Transmit Data
memory. This allows a FIFO-type access to
the Transmit Data memory and the host does
not need to keep track of the location he is writ-
ing to. In addition, MTX_ADR can be set to any
address within the Transmit Data memory in
order to modify a specific location.
SMIU Transmit Data Port (MReg Address 36)
Bit No.
Name and Description
7:0
MTX_DATA
Default: undefined Write only, read has no ef-
fect.
This is the 8-bit data port used to write to the
Transmit Data memory.
SMIU Transmit Message Length Register (MReg
Address 37)
Bit No.
Name and Description
7:0
MTX_ LEN
Default: 00h Read/Write
The SMIU Transmit Message Length contains
the number of bytes from the Transmit Data
memory that will be transmitted by the
Am79C975 controller as the alert frame. The 4
bytes of FCS checksum are not part of the
memory content, but are calculated by the con-
troller and appended to the frame. The host is
responsible to load a valid value into the
Transmit Message Length register. Any value
below 60 will create a runt frame on the net-
work. Any value above 128 will create unpre-
dictable results.
SMIU Transmit Status Register (MReg Address 38)
Bit No.
Name and Description
7
MTX_START
Default: 0
Read/Write
When MTX_START is set to a 1, the
Am79C975 controller will take the content of
the SMIU Transmit Data memory and transmit
the data as the next frame. Setting
MTX_START will also clear the Transmit Ad-
dress register. MTX_START is automatically
cleared
after
every
MTX_START is cleared by H_RESET.
transmission.
6:4
RESERVED
Default: 000 Read/Write as ZERO only
Reserved bits. For future use only
3
MTX_LCOL
Default: 0
Read only, write has no effect.
Transmit Late Collision indicates that during
the transmission of the alert frame a collision
has occurred after the first slot time has
相關(guān)PDF資料
PDF描述
AM79C973VCW PCnet⑩-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY
AM79C975VCW PCnet⑩-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY
AM79C976 PCnet-PRO⑩ 10/100 Mbps PCI Ethernet Controller
AM79C976KIW PCnet-PRO⑩ 10/100 Mbps PCI Ethernet Controller
AM79C976KCW PCnet-PRO⑩ 10/100 Mbps PCI Ethernet Controller
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AM79C975VCW 制造商:AMD 制造商全稱:Advanced Micro Devices 功能描述:PCnet⑩-FAST III Single-Chip 10/100 Mbps PCI Ethernet Controller with Integrated PHY
AM79C976 制造商:AMD 制造商全稱:Advanced Micro Devices 功能描述:PCnet-PRO⑩ 10/100 Mbps PCI Ethernet Controller
AM79C976KC 制造商:Rochester Electronics LLC 功能描述:METRIC PLASTIC QUAD-RING - Bulk
AM79C976KCW 制造商:AMD 制造商全稱:Advanced Micro Devices 功能描述:PCnet-PRO⑩ 10/100 Mbps PCI Ethernet Controller
AM79C976KD 制造商:Advanced Micro Devices 功能描述:ETHERNET:MEDIA ACCESS CONTROLLER (MAC)