參數(shù)資料
型號(hào): AX250-2PQ208I
元件分類: FPGA
英文描述: FPGA, 2816 CLBS, 154000 GATES, 870 MHz, PQFP208
封裝: 0.50 MM PITCH, PLASTIC, QFP-208
文件頁(yè)數(shù): 74/230頁(yè)
文件大?。?/td> 6485K
代理商: AX250-2PQ208I
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)當(dāng)前第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)第219頁(yè)第220頁(yè)第221頁(yè)第222頁(yè)第223頁(yè)第224頁(yè)第225頁(yè)第226頁(yè)第227頁(yè)第228頁(yè)第229頁(yè)第230頁(yè)
Axcelerator Family FPGAs
v2.8
3-59
IO63NB1F5
D21
IO63PB1F5
D20
IO65NB1F6
G20
IO65PB1F6
H20
IO66NB1F6
B23
IO66PB1F6
B21
IO67NB1F6
H21
IO67PB1F6
G21
IO68NB1F6
D22
IO68PB1F6
C22
IO69NB1F6
A25
IO69PB1F6
A24
IO70NB1F6
F22
IO70PB1F6
E22
IO71NB1F6
F21
IO71PB1F6
E21
IO73NB1F6
C24
IO73PB1F6
C23
IO74NB1F6
D24
IO74PB1F6
D23
IO75NB1F6
H23
IO75PB1F6
H22
IO76NB1F7
B25
IO76PB1F7
B24
IO78NB1F7
B26
IO78PB1F7
A26
IO79NB1F7
F23
IO79PB1F7
E23
IO80NB1F7
D25
IO80PB1F7
C25
IO81NB1F7
G23
IO81PB1F7
G22
IO82NB1F7
B27
IO82PB1F7
A27
896-Pin FBGA
AX2000 Function
Pin Number
* Not routed on the same package layer
and to adjacent LGA pads as its differential
pair complement. Recommended to be
used as a single-ended I/O.
IO83NB1F7
F24
IO83PB1F7
E24
IO84NB1F7
D26
IO84PB1F7
C26
IO85NB1F7
F25
IO85PB1F7
E25
Bank 2
IO86NB2F8
G26
IO86PB2F8
G25
IO87NB2F8
K23
IO87PB2F8
J23
IO88NB2F8
J24
IO88PB2F8
H24
IO89NB2F8
E29
IO89PB2F8
D29
IO90NB2F8
F27
IO90PB2F8
E27
IO91NB2F8
H26
IO91PB2F8
H25
IO92NB2F8
G28
IO92PB2F8
F28
IO93NB2F8
J26
IO93PB2F8
J25
IO94NB2F8
H27
IO94PB2F8
G27
IO95NB2F8
H29
IO95PB2F8
G29
IO96NB2F9
G30
IO96PB2F9
F30
IO97NB2F9
K25
IO97PB2F9
K24
IO98NB2F9
J28
IO98PB2F9
H28
IO99NB2F9
L23
896-Pin FBGA
AX2000 Function
Pin Number
* Not routed on the same package layer
and to adjacent LGA pads as its differential
pair complement. Recommended to be
used as a single-ended I/O.
IO99PB2F9
L24
IO100NB2F9
K27
IO100PB2F9
J27
IO101PB2F9
J30
IO102NB2F9
E30
IO102PB2F9
D30
IO103NB2F9
L26
IO103PB2F9
K26
IO104NB2F9
F29
IO105NB2F9
M25
IO105PB2F9
L25
IO106NB2F9
K30
IO106PB2F9
K29
IO107NB2F10
M23
IO107PB2F10
M24
IO109NB2F10
M27
IO109PB2F10
L27
IO110NB2F10
M28
IO110PB2F10
L28
IO111NB2F10
N22
IO111PB2F10
N23
IO112NB2F10
M29
IO112PB2F10
L29
IO113NB2F10
N26
IO113PB2F10
M26
IO114NB2F10
M30
IO114PB2F10
L30
IO115NB2F10
N28
IO115PB2F10
N27
IO117NB2F10
N25
IO117PB2F10
N24
IO118NB2F11
N29
IO119NB2F11
P22
IO119PB2F11
P23
896-Pin FBGA
AX2000 Function
Pin Number
* Not routed on the same package layer
and to adjacent LGA pads as its differential
pair complement. Recommended to be
used as a single-ended I/O.
相關(guān)PDF資料
PDF描述
AX250-2PQ208 FPGA, 2816 CLBS, 154000 GATES, 870 MHz, PQFP208
AX250-FG256I FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA256
AX250-FG256 FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA256
AX250-FG484I FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA484
AX250-FG484 FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA484
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AX250-2PQ896 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX250-2PQ896B 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX250-2PQ896I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX250-2PQ896M 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX250-2PQ896PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs