參數(shù)資料
型號: AX250-CQ352M
元件分類: FPGA
英文描述: FPGA, 2816 CLBS, 154000 GATES, 649 MHz, CQFP352
封裝: 0.50 MM PITCH, CERAMIC, QFP-352
文件頁數(shù): 151/230頁
文件大?。?/td> 6485K
代理商: AX250-CQ352M
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁當(dāng)前第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁
Axcelerator Family FPGAs
v2.8
2-13
For example, if LVTTL 3.3V (VREF= 1.0V) is used, then the
other available (i.e. compatible) I/O standards in the
same bank are LVTTL 3.3V PCI/PCI-X, GTL+, and LVPECL.
Also note that when multiple I/O standards are used
within a bank, the voltage tolerance will be limited to
the minimum tolerance of all I/O standards used in the
bank.
Table 2-13 Legal I/O Usage Matrix
I/O Standard
LV
TTL
3.3V
LV
CMOS
2.
5V
LV
C
M
O
S
1
.8
V
LV
CMOS1.5
V
(JESD8
-11)
3
.3V
PCI/PCI-X
GTL
+
(3.3V
)
GTL
+
(2.5V
)
HSTL
Class
I
(1.5V)
SSTL2
Cl
ass
I
&
II
(2.
5
V)
SSTL3
Cl
ass
I
&
II
(3.
3
V)
LV
D
S
(
2
.5
V)
LV
PECL
(3
.3V)
LVTTL 3.3V (VREF=1.0V)
–––
–––
LVTTL 3.3V(VREF=1.5V)
–––
–––
LVCMOS 2.5V (VREF=1.0V)
––––
––
LVCMOS 2.5V (VREF=1.25V)
––––––
LVCMOS1.8V
–––––
LVCMOS1.5V (VREF=1.75V) (JESD8-11)
–––
–––
3.3V PCI/PCI-X (VREF=1.0V)
–––
–––
3.3V PCI/PCI-X (VREF=1.5V)
–––
–––
GTL + (3.3V)
–––
–––
GTL + (2.5V)
––––
–––
HSTL Class I
–––
–––
SSTL2 Class I & II
––––––
SSTL3 Class I & II
–––
–––
LVDS (VREF=1.0V)
––––
––
LVDS (VREF=1.25V)
––––––
LVPECL (VREF=1.0V)
–––
–––
LVPECL (VREF=1.5V)
–––
–––
Notes:
1. Note that GTL+ 2.5V is not supported across the full military temperature range.
2. A "
" indicates whether standards can be used within a bank at the same time.
Examples:
a) LVTTL can be used with 3.3V PCI and GTL+ (3.3V), when VREF = 1.0V (GTL+ requirement).
b) LVTTL can be used with 3.3V PCI and SSTL3 Class I and II, when VREF = 1.5V (SSTL3 requirement).
相關(guān)PDF資料
PDF描述
AX250-FG256M FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA256
AX250-FG484M FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PBGA484
AX250-PQ208M FPGA, 2816 CLBS, 154000 GATES, 649 MHz, PQFP208
AX250-1FGG256 FPGA, 2816 CLBS, 154000 GATES, 763 MHz, PBGA256
AX250-1FGG256I FPGA, 2816 CLBS, 154000 GATES, 763 MHz, PBGA256
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
AX250-CQ896 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX250-CQ896B 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX250-CQ896I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX250-CQ896M 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX250-CQ896PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:Axcelerator Family FPGAs