參數(shù)資料
型號: DJIXPEAD0QE000
廠商: Intel Corp.
英文描述: Advanced 8-Port 10/100 Mbps PHY Transceivers
中文描述: 先進(jìn)的8端口10/100 Mbps的物理層收發(fā)器
文件頁數(shù): 4/226頁
文件大小: 1575K
代理商: DJIXPEAD0QE000
第1頁第2頁第3頁當(dāng)前第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁
Contents
4
Datasheet
Document Number: 249241
Revision Number: 007
Revision Date: August 28, 2003
4.3.7
4.3.8
4.3.9
4.3.10 Global Hardware Control Interface......................................................................124
4.3.11 FIFO Initial Fill Values..........................................................................................124
Operating Requirements...................................................................................................125
4.4.1
Power Requirements...........................................................................................125
4.4.2
Clock/SYNC Requirements .................................................................................125
4.4.2.1
Reference Clock ..................................................................................125
4.4.2.2
TxCLK Signal (SS-SMII only)...............................................................125
4.4.2.3
TxSYNC Signal (SMII/SS-SMII)...........................................................125
4.4.2.4
RxSYNC Signal (SS-SMII only)...........................................................125
4.4.2.5
RxCLK Signal (SS-SMII only)..............................................................126
Initialization.......................................................................................................................126
4.5.1
MDIO Control Mode.............................................................................................126
4.5.2
Hardware Control Mode.......................................................................................126
4.5.3
Power-Down Mode..............................................................................................127
4.5.3.1
Global (Hardware) Power Down..........................................................128
4.5.3.2
Port (Software) Power Down ...............................................................128
4.5.4
Reset ...................................................................................................................128
4.5.5
Hardware Configuration Settings.........................................................................129
Link Establishment............................................................................................................129
4.6.1
Auto-Negotiation..................................................................................................129
4.6.1.1
Base Page Exchange ..........................................................................129
4.6.1.2
Manual Next Page Exchange ..............................................................130
4.6.1.3
Controlling Auto-Negotiation................................................................130
4.6.1.4
Link Criteria..........................................................................................130
4.6.1.5
Parallel Detection.................................................................................131
4.6.1.6
Reliable Link Establishment While Auto MDI/MDIX is
Enabled in Forced Speed Mode ..........................................................131
Serial MII Operation..........................................................................................................132
4.7.1
SMII Reference Clock..........................................................................................135
4.7.2
TxSYNC Pulse (SMII/SS-SMII)............................................................................135
4.7.3
Transmit Data Stream..........................................................................................135
4.7.3.1
Transmit Enable...................................................................................135
4.7.3.2
Transmit Error......................................................................................135
4.7.4
Receive Data Stream...........................................................................................136
4.7.4.1
Carrier Sense.......................................................................................136
4.7.4.2
Receive Data Valid ..............................................................................136
4.7.4.3
Receive Error.......................................................................................136
4.7.4.4
Receive Status Encoding.....................................................................136
4.7.5
Collision...............................................................................................................136
4.7.6
Source Synchronous-Serial Media Independent Interface..................................137
RMII Operation .................................................................................................................141
4.8.1
RMII Reference Clock..........................................................................................141
4.8.2
Transmit Enable...................................................................................................142
4.8.3
Carrier Sense & Data Valid..................................................................................142
4.8.4
Receive Error.......................................................................................................142
4.8.5
Out-of-Band Signaling .........................................................................................142
4.8.6
4B/5B Coding Operations....................................................................................142
100 Mbps Operation.........................................................................................................145
MDIO Management Interface ..............................................................................121
MII Sectionalization..............................................................................................123
MII Interrupts........................................................................................................123
4.4
4.5
4.6
4.7
4.8
4.9
相關(guān)PDF資料
PDF描述
DJIXPEAD0QE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
DJIXPEAD0SE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
DJIXPEAD0SE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
DJIXPECD0QE000 Advanced 8-Port 10/100 Mbps PHY Transceivers
DJIXPECD0QE001 Advanced 8-Port 10/100 Mbps PHY Transceivers
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
DJIXPEAD0QE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
DJIXPEAD0SE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
DJIXPEAD0SE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
DJIXPECD0QE000 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers
DJIXPECD0QE001 制造商:INTEL 制造商全稱:Intel Corporation 功能描述:Advanced 8-Port 10/100 Mbps PHY Transceivers