參數(shù)資料
型號(hào): EP20K100TC144-3
英文描述: Field Programmable Gate Array (FPGA)
中文描述: 現(xiàn)場(chǎng)可編程門陣列(FPGA)
文件頁數(shù): 102/114頁
文件大小: 1623K
代理商: EP20K100TC144-3
88
Altera Corporation
APEX 20K Programmable Logic Device Family Data Sheet
Tables 59 through 64 describe fMAX LE Timing Microparameters,
fMAX ESB Timing Microparameters, fMAX Routing Delays, Minimum
Pulse Width Timing Parameters, External Timing Parameters, and
External Bidirectional Timing Parameters for EP20K60E APEX 20KE
devices.
Table 59. EP20K60E Fmax LE Timing Microparameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
tSU
0.17
0.15
0.16
ns
tH
0.32
0.33
0.39
ns
tCO
0.29
0.40
0.60
ns
tLUT
0.77
1.07
1.59
ns
Table 60. EP20K60E Fmax ESBTiming Microparameters
Symbol
-1
-2
-3
Unit
Min
Max
Min
Max
Min
Max
tESBARC
1.83
2.57
3.79
ns
tESBSRC
2.46
3.26
4.61
ns
tESBAWC
3.50
4.90
7.23
ns
tESBSWC
3.77
4.90
6.79
ns
tESBWASU
1.59
2.23
3.29
ns
tESBWAH
0.00
ns
tESBWDSU
1.75
2.46
3.62
ns
tESBWDH
0.00
ns
tESBRASU
1.76
2.47
3.64
ns
tESBRAH
0.00
ns
tESBWESU
1.68
2.49
3.87
ns
tESBDATASU
0.08
0.43
1.04
ns
tESBWADDRSU
0.29
0.72
1.46
ns
tESBRADDRSU
0.36
0.81
1.58
ns
tESBDATACO1
1.06
1.24
1.55
ns
tESBDATACO2
2.39
3.35
4.94
ns
tESBDD
3.50
4.90
7.23
ns
tPD
1.72
2.41
3.56
ns
tPTERMSU
0.99
1.56
2.55
ns
tPTERMCO
1.07
1.26
1.08
ns
相關(guān)PDF資料
PDF描述
EP20K100TC144-3ES FPGA
EP20K100TI144-1 Field Programmable Gate Array (FPGA)
EP20K100TI144-1ES FPGA
EP20K100TI144-2 Field Programmable Gate Array (FPGA)
EP20K100TI144-2ES FPGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP20K100TC144-3ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA
EP20K100TC144-3N 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 CPLD - APEX 20K 416 Macro 101 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP20K100TC144-3V 制造商:Rochester Electronics LLC 功能描述:- Bulk
EP20K100TI144-1 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Field Programmable Gate Array (FPGA)
EP20K100TI144-1ES 制造商:未知廠家 制造商全稱:未知廠家 功能描述:FPGA