參數(shù)資料
型號(hào): EP2AGX125EF35C6N
廠商: Altera
文件頁數(shù): 19/90頁
文件大小: 0K
描述: IC ARRIA II GX 125K 1152FBG
產(chǎn)品培訓(xùn)模塊: Arria II GX FPGA
Three Reasons to Use FPGA's in Industrial Designs
特色產(chǎn)品: Arria? II GX FPGAs
標(biāo)準(zhǔn)包裝: 3
系列: Arria II GX
LAB/CLB數(shù): 4964
邏輯元件/單元數(shù): 118143
RAM 位總計(jì): 8315904
輸入/輸出數(shù): 452
電源電壓: 0.87 V ~ 0.93 V
安裝類型: 表面貼裝
工作溫度: 0°C ~ 85°C
封裝/外殼: 1152-BBGA
供應(yīng)商設(shè)備封裝: 1152-FBGA(27x27)
配用: 544-2600-ND - KIT DEV ARRIA II GX FPGA 2AGX125
其它名稱: 544-2599-5
EP2AGX125EF35C6NES
EP2AGX125EF35C6NES-ND
1–18
Chapter 1: Device Datasheet for Arria II Devices
Electrical Characteristics
December 2013
Altera Corporation
Table 1–28 lists the differential SSTL I/O standards for Arria II GX devices.
Table 1–29 lists the differential SSTL I/O standards for Arria II GZ devices
SSTL-15 Class II
VREF -
0.1
VREF +
0.1
VREF -
0.175
VREF +
0.175
0.2 ×
VCCIO
0.8 ×
VCCIO
16
-16
HSTL-18 Class I
VREF -
0.1
VREF +
0.1
—VREF - 0.2
VREF + 0.2
0.4
VCCIO -
0.4
8-8
HSTL-18 Class II
VREF -
0.1
VREF +
0.1
—VREF - 0.2
VREF + 0.2
0.4
VCCIO -
0.4
16
-16
HSTL-15 Class I
VREF -
0.1
VREF +
0.1
—VREF - 0.2
VREF + 0.2
0.4
VCCIO -
0.4
8-8
HSTL-15 Class II
VREF -
0.1
VREF +
0.1
—VREF - 0.2
VREF + 0.2
0.4
VCCIO -
0.4
16
-16
HSTL-12 Class I
-0.15
VREF -
0.08
VREF +
0.08
VCCIO +
0.15
VREF -
0.15
VREF +
0.15
0.25×
VCCIO
0.75×
VCCIO
8-8
HSTL-12 Class II
-0.15
VREF -
0.08
VREF +
0.08
VCCIO +
0.15
VREF -
0.15
VREF +
0.15
0.25×
VCCIO
0.75 ×
VCCIO
16
-16
Table 1–27. Single-Ended SSTL and HSTL I/O Standards Signal Specifications for Arria II GZ Devices (Part 2 of 2)
I/O Standard
VIL(DC) (V)
VIH(DC) (V)
VIL(AC) (V)
VIH(AC) (V)
VOL (V)
VOH (V)
IOL
(mA)
IOH
(mA)
Min
Max
Min
Max
Min
Max
Min
Table 1–28. Differential SSTL I/O Standards for Arria II GX Devices
I/O Standard
VCCIO (V)
VSWING(DC) (V)
VX(AC) (V)
VSWING(AC) (V)
VOX(AC) (V)
Min
Typ
Max
Min
Max
Min
Typ
Max
Min
Max
Min
Typ
Max
SSTL-2 Class I, II
2.375
2.5
2.625
0.36
VCCIO
VCCIO/2
- 0.2
VCCIO/2
+ 0.2
0.7
VCCIO
VCCIO/2
- 0.15
VCCIO/2
+ 0.15
SSTL-18 Class I, II
1.71
1.8
1.89
0.25
VCCIO
VCCIO/2
- 0.175
VCCIO/2
+ 0.175
0.5
VCCIO
VCCIO/2
-
0.125
VCCIO/2
+
0.125
SSTL-15 Class I, II
1.425
1.5
1.575
0.2
VCCIO/
2
—0.35
VCCIO/
2
Table 1–29. Differential SSTL I/O Standards for Arria II GZ Devices
I/O Standard
VCCIO (V)
VSWING(DC) (V)
VX(AC) (V)
VSWING(AC) (V)
VOX(AC) (V)
Min
Typ
Max
Min
Max
Min
Typ
Max
Min
Max
Min
Typ
Max
SSTL-2 Class I, II
2.375
2.5
2.625
0.3
VCCIO
+ 0.6
VCCIO/2
- 0.2
VCCIO/2
+ 0.2
0.62
VCCIO
+ 0.6
VCCIO/2
- 0.15
VCCIO/2
+ 0.15
SSTL-18 Class I, II
1.71
1.8
1.89
0.25
VCCIO
+ 0.6
VCCIO/2
-
0.175
VCCIO/2
+
0.175
0.5
VCCIO
+ 0.6
VCCIO/2
- 0.125
VCCIO/2
+ 0.125
SSTL-15 Class I, II
1.425
1.5
1.575
0.2
VCCIO/
2
—0.35
VCCIO/
2
相關(guān)PDF資料
PDF描述
GCC13DRTI CONN EDGECARD 26POS DIP .100 SLD
VE-B63-CY-S CONVERTER MOD DC/DC 24V 50W
VE-21F-CW-F3 CONVERTER MOD DC/DC 72V 100W
VI-BTK-CV-F4 CONVERTER MOD DC/DC 40V 150W
TAP334K050SCS CAP TANT 0.33UF 50V 10% RADIAL
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EP2AGX125EF35C6NES 制造商:Altera Corporation 功能描述:FPGA Arria
EP2AGX125EF35I3 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 FPGA - Arria II GX 4964 LABs 452 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP2AGX125EF35I3N 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 FPGA - Arria II GX 4964 LABs 452 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP2AGX125EF35I5 功能描述:FPGA - 現(xiàn)場(chǎng)可編程門陣列 FPGA - Arria II GX 4964 LABs 452 IOs RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 柵極數(shù)量: 邏輯塊數(shù)量:943 內(nèi)嵌式塊RAM - EBR:1956 kbit 輸入/輸出端數(shù)量:128 最大工作頻率:800 MHz 工作電源電壓:1.1 V 最大工作溫度:+ 70 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:FBGA-256
EP2AGX125EF35I5ES 制造商:Altera Corporation 功能描述:FPGA Arria 制造商:Altera Corporation 功能描述:IC ARRIA II GX FPGA 制造商:Altera Corporation 功能描述:IC ARRIA II GX FPGA 1152FBGA