參數(shù)資料
型號: EPM7064STI44-7N
廠商: Altera
文件頁數(shù): 29/66頁
文件大小: 0K
描述: IC MAX 7000 CPLD 64 44-TQFP
標(biāo)準(zhǔn)包裝: 160
系列: MAX® 7000
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 4.5 V ~ 5.5 V
邏輯元件/邏輯塊數(shù)目: 4
宏單元數(shù): 64
門數(shù): 1250
輸入/輸出數(shù): 36
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 44-TQFP
供應(yīng)商設(shè)備封裝: 44-TQFP(10x10)
包裝: 托盤
產(chǎn)品目錄頁面: 603 (CN2011-ZH PDF)
其它名稱: 544-2024
EPM7064STI44-7N-ND
Altera Corporation
35
MAX 7000 Programmable Logic Device Family Data Sheet
Table 23. MAX 7000 & MAX 7000E External Timing Parameters
Symbol
Parameter
Conditions
Speed Grade
Unit
MAX 7000E (-12P)
MAX 7000 (-12)
MAX 7000E (-12)
Min
Max
Min
Max
tPD1
Input to non-registered output
C1 = 35 pF
12.0
ns
tPD2
I/O input to non-registered output
C1 = 35 pF
12.0
ns
tSU
Global clock setup time
7.0
10.0
ns
tH
Global clock hold time
0.0
ns
tFSU
Global clock setup time of fast input (2)
3.0
ns
tFH
Global clock hold time of fast input
0.0
ns
tCO1
Global clock to output delay
C1 = 35 pF
6.0
ns
tCH
Global clock high time
4.0
ns
tCL
Global clock low time
4.0
ns
tASU
Array clock setup time
3.0
4.0
ns
tAH
Array clock hold time
4.0
ns
tACO1
Array clock to output delay
C1 = 35 pF
12.0
ns
tACH
Array clock high time
5.0
ns
tACL
Array clock low time
5.0
ns
tCPPW
Minimum pulse width for clear and
preset
5.0
ns
tODH
Output data hold time after clock
C1 = 35 pF (4)
1.0
ns
tCNT
Minimum global clock period
11.0
ns
fCNT
Maximum internal global clock
frequency
90.9
MHz
tACNT
Minimum array clock period
11.0
ns
fACNT
Maximum internal array clock
frequency
90.9
MHz
fMAX
Maximum clock frequency
125.0
MHz
相關(guān)PDF資料
PDF描述
GEC28DREN-S13 CONN EDGECARD 56POS .100 EXTEND
FSQ0365RL IC SWIT PWM GREEN OVP UVLO 8SOP
TIM126M025P0Y CAP TANT 12UF 25V 20% RADIAL
GSM36DTMN-S664 CONN EDGECARD 72POS R/A .156
EPM1270T144C4N IC MAX II CPLD 1270 LE 144-TQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM7064TC44-15 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 64 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7064TC44-7 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 64 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM706AET1007 制造商:ALTERA 功能描述:NEW
EPM7096 制造商:ALTERA 制造商全稱:Altera Corporation 功能描述:Programmable Logic Device Family
EPM7096JC68 制造商:未知廠家 制造商全稱:未知廠家 功能描述:UV-Erasable/OTP Complex PLD