參數資料
型號: EPM7128SQI100-10
廠商: Altera
文件頁數: 30/66頁
文件大?。?/td> 0K
描述: IC MAX 7000 CPLD 128 100-PQFP
標準包裝: 66
系列: MAX® 7000
可編程類型: 系統(tǒng)內可編程
最大延遲時間 tpd(1): 10.0ns
電壓電源 - 內部: 4.5 V ~ 5.5 V
邏輯元件/邏輯塊數目: 8
宏單元數: 128
門數: 2500
輸入/輸出數: 84
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 100-BQFP
供應商設備封裝: 100-PQFP(14x20)
包裝: 托盤
產品目錄頁面: 604 (CN2011-ZH PDF)
其它名稱: 544-2329
36
Altera Corporation
MAX 7000 Programmable Logic Device Family Data Sheet
Table 24. MAX 7000 & MAX 7000E Internal Timing Parameters
Symbol
Parameter
Conditions
Speed Grade
Unit
MAX 7000E (-12P)
MAX 7000 (-12)
MAX 7000E (-12)
Min
Max
Min
Max
tIN
Input pad and buffer delay
1.0
2.0
ns
tIO
I/O input pad and buffer delay
1.0
2.0
ns
tFIN
Fast input delay
1.0
ns
tSEXP
Shared expander delay
7.0
ns
tPEXP
Parallel expander delay
1.0
ns
tLAD
Logic array delay
7.0
5.0
ns
tLAC
Logic control array delay
5.0
ns
tIOE
Internal output enable delay
2.0
ns
tOD1
Output buffer and pad delay
Slow slew rate = off
VCCIO = 5.0 V
C1 = 35 pF
1.0
3.0
ns
tOD2
Output buffer and pad delay
Slow slew rate = off
VCCIO = 3.3 V
C1 = 35 pF (7)
2.0
4.0
ns
tOD3
Output buffer and pad delay
Slow slew rate = on
VCCIO = 5.0 V or 3.3 V
C1 = 35 pF (2)
5.0
7.0
ns
tZX1
Output buffer enable delay
Slow slew rate = off
VCCIO = 5.0 V
C1 = 35 pF
6.0
ns
tZX2
Output buffer enable delay
Slow slew rate = off
VCCIO = 3.3 V
C1 = 35 pF (7)
7.0
ns
tZX3
Output buffer enable delay
Slow slew rate = on
VCCIO = 5.0 V or 3.3 V
C1 = 35 pF (2)
10.0
ns
tXZ
Output buffer disable delay
C1 = 5 pF
6.0
ns
tSU
Register setup time
1.0
4.0
ns
tH
Register hold time
6.0
4.0
ns
tFSU
Register setup time of fast input
4.0
2.0
ns
tFH
Register hold time of fast input
0.0
2.0
ns
tRD
Register delay
2.0
1.0
ns
tCOMB
Combinatorial delay
2.0
1.0
ns
tIC
Array clock delay
5.0
ns
tEN
Register enable time
7.0
5.0
ns
tGLOB
Global control delay
2.0
0.0
ns
tPRE
Register preset time
4.0
3.0
ns
tCLR
Register clear time
4.0
3.0
ns
tPIA
PIA delay
1.0
ns
tLPA
Low-power adder
12.0
ns
相關PDF資料
PDF描述
GMC49DRYN CONN EDGECARD 98POS DIP .100 SLD
GSM36DTBN-S664 CONN EDGECARD 72POS R/A .156
EPM7160STC100-10N IC MAX 7000 CPLD 160 100-TQFP
R2S12-1215/H CONV DC/DC 2W 12VIN 15VOUT SMD
RW2-0509S/H2/B CONV DC/DC 2W 4.5-9VIN 09VOUT
相關代理商/技術參數
參數描述
EPM7128SQI100-10N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 84 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7128SQI160-10 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 100 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7128SQI160-10N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 100 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7128STC10010 制造商:ALTERA 功能描述:* 制造商:Altera Corporation 功能描述:
EPM7128STC100-10 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 128 Macro 84 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100