參數(shù)資料
型號: EPM7256AETC100-5
廠商: Altera
文件頁數(shù): 48/64頁
文件大?。?/td> 0K
描述: IC MAX 7000 CPLD 256 100-TQFP
標準包裝: 270
系列: MAX® 7000A
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 5.5ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 16
宏單元數(shù): 256
門數(shù): 5000
輸入/輸出數(shù): 84
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 100-TQFP
供應商設(shè)備封裝: 100-TQFP(14x14)
包裝: 托盤
其它名稱: 544-2058
EPM7256AETC100-5-ND
52
Altera Corporation
MAX 7000A Programmable Logic Device Data Sheet
Table 29. EPM7256A External Timing Parameters
Symbol
Parameter
Conditions
Speed Grade
Unit
-6
-7
-10
-12
Min
Max
Min
Max
Min
Max
Min
Max
tPD1
Input to non-registered
output
C1 = 35 pF
6.0
7.5
10.0
12.0
ns
tPD2
I/O input to non-
registered output
C1 = 35 pF
6.0
7.5
10.0
12.0
ns
tSU
Global clock setup time
3.7
4.6
6.2
7.4
ns
tH
Global clock hold time
0.0
ns
tFSU
Global clock setup time
of fast input
2.5
3.0
ns
tFH
Global clock hold time of
fast input
0.0
ns
tCO1
Global clock to output
delay
C1 = 35 pF
1.0
3.3
1.0
4.2
1.0
5.5
1.0
6.6
ns
tCH
Global clock high time
3.0
4.0
ns
tCL
Global clock low time
3.0
4.0
ns
tASU
Array clock setup time
0.8
1.0
1.4
1.6
ns
tAH
Array clock hold time
1.9
2.7
4.0
5.1
ns
tACO1
Array clock to output
delay
C1 = 35 pF
1.0
6.2
1.0
7.8
1.0
10.3
1.0
12.4
ns
tACH
Array clock high time
3.0
4.0
ns
tACL
Array clock low time
3.0
4.0
ns
tCPPW
Minimum pulse width for
clear and preset
3.0
4.0
ns
tCNT
Minimum global clock
period
6.4
8.0
10.7
12.8
ns
fCNT
Maximum internal global
clock frequency
156.3
125.0
93.5
78.1
MHz
tACNT
Minimum array clock
period
6.4
8.0
10.7
12.8
ns
fACNT
Maximum internal array
clock frequency
156.3
125.0
93.5
78.1
MHz
相關(guān)PDF資料
PDF描述
ASC30DRYH CONN EDGECARD 60POS .100 DIP SLD
EEM08DRXS CONN EDGECARD 16POS DIP .156 SLD
EEM06DRUI CONN EDGECARD 12POS DIP .156 SLD
VE-2TP-CY-F1 CONVERTER MOD DC/DC 13.8V 50W
EB71D-SE3660X CONN EDGEBOARD DUAL 72POS 3A
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM7256AETC100-5N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 256 Macro 84 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7256AETC100-7 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 256 Macro 84 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7256AETC100-7N 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 256 Macro 84 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7256AETC144-10 功能描述:CPLD - 復雜可編程邏輯器件 CPLD - MAX 7000 256 Macro 36 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7256AETC14410N 制造商:Altera Corporation 功能描述:CPLD MAX 7000 256 MACROCELLS TQFP144 制造商:Altera Corporation 功能描述:CPLD, MAX 7000, 256 MACROCELLS, TQFP144