tIC Array clock delay 1.2 1.6 2.1 " />
參數(shù)資料
型號: EPM7512AEFC256-7
廠商: Altera
文件頁數(shù): 40/64頁
文件大小: 0K
描述: IC MAX 7000 CPLD 512 256-FBGA
標準包裝: 90
系列: MAX® 7000A
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 32
宏單元數(shù): 512
門數(shù): 10000
輸入/輸出數(shù): 212
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 256-BGA
供應(yīng)商設(shè)備封裝: 256-FBGA(17x17)
包裝: 托盤
其它名稱: 544-2357
Altera Corporation
45
MAX 7000A Programmable Logic Device Data Sheet
tIC
Array clock delay
1.2
1.6
2.1
ns
tEN
Register enable time
0.8
1.0
1.3
ns
tGLOB
Global control delay
1.0
1.5
2.0
ns
tPRE
Register preset time
1.6
2.3
3.0
ns
tCLR
Register clear time
1.6
2.3
3.0
ns
tPIA
PIA delay
1.7
2.4
3.2
ns
tLPA
Low-power adder
4.0
5.0
ns
Table 24. EPM7256AE Internal Timing Parameters (Part 2 of 2)
Note (1)
Symbol
Parameter
Conditions
Speed Grade
Unit
-5
-7
-10
Min
Max
Min
Max
Min
Max
相關(guān)PDF資料
PDF描述
EPM7512BFC256-5 IC MAX 7000 CPLD 512 256-FBGA
EPM9560RI240-20 IC MAX 9000 CPLD 560 240-RQFP
ET80960JT10016 IC MPU I960JT 3V 100MHZ 132-QFP
EX256-PTQG100I IC FPGA ANTIFUSE 12K 100-TQFP
EXPANDIO-USB-FS-DIL-28 IC I/O EXPANDER USB 21B 28DIP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
EPM7512AEFC256-7N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 512 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7512AEFI25610 制造商:ALTERA 功能描述:NEW
EPM7512AEFI256-10 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 512 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7512AEFI256-10N 功能描述:CPLD - 復(fù)雜可編程邏輯器件 CPLD - MAX 7000 512 Macro 212 IOs RoHS:否 制造商:Lattice 系列: 存儲類型:EEPROM 大電池數(shù)量:128 最大工作頻率:333 MHz 延遲時間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
EPM7512AEQC20810 制造商:ALTERA 功能描述:*