L
G
R
List of Figures
General Release Specification
MC68HC908AT32
—
Rev. 2.0
30
List of Figures
MOTOROLA
Figure
Title
Page
7-6
7-7
7-8
7-9
7-10
7-11
7-12
7-13
7-14
7-15
7-16
7-17
7-18
POR Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .123
Interrupt Entry Timing. . . . . . . . . . . . . . . . . . . . . . . . . . . . .126
Interrupt Processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .127
Interrupt Recovery Timing . . . . . . . . . . . . . . . . . . . . . . . . .128
Interrupt Recognition Example. . . . . . . . . . . . . . . . . . . . . .129
Wait Mode Entry Timing. . . . . . . . . . . . . . . . . . . . . . . . . . .131
Wait Recovery from Interrupt or Break. . . . . . . . . . . . . . . .132
Wait Recovery from Internal Reset . . . . . . . . . . . . . . . . . .132
Stop Mode Entry Timing. . . . . . . . . . . . . . . . . . . . . . . . . . .133
Stop Mode Recovery from Interrupt or Break. . . . . . . . . . .134
SIM Break Status Register (SBSR) . . . . . . . . . . . . . . . . . .134
SIM Reset Status Register (SRSR) . . . . . . . . . . . . . . . . . .136
SIM Break Flag Control Register (SBFCR) . . . . . . . . . . . .137
8-1
8-2
8-3
8-4
8-5
CGM Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .142
CGM External Connections . . . . . . . . . . . . . . . . . . . . . . . .151
PLL Control Register (PCTL) . . . . . . . . . . . . . . . . . . . . . . .153
PLL Bandwidth Control Register (PBWC) . . . . . . . . . . . . .155
PLL Programming Register (PPG). . . . . . . . . . . . . . . . . . .157
9-1
Configuration Register (CONFIG-1). . . . . . . . . . . . . . . . . .168
10-1
Configuration Register (CONFIG-2). . . . . . . . . . . . . . . . . .172
11-1
11-2
11-3
Break Module Block Diagram. . . . . . . . . . . . . . . . . . . . . . .175
Break Status and Control Register (BSCR) . . . . . . . . . . . .178
Break Address Registers (BRKH and BRKL). . . . . . . . . . .179
12-1
12-2
12-3
12-4
12-5
Monitor Mode Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . .183
Monitor Data Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . .185
Sample Monitor Waveforms. . . . . . . . . . . . . . . . . . . . . . . .185
Read Transaction. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .186
Break Transaction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .186
13-1
13-2
COP Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .192
COP Control Register (COPCTL). . . . . . . . . . . . . . . . . . . .195
F
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
.