參數(shù)資料
型號: HYS64D32020GDL-6-C
廠商: INFINEON TECHNOLOGIES AG
英文描述: 200-Pin Small Outline Dual-In-Line Memory Modules
中文描述: 200引腳小外型雙列直插內(nèi)存模塊
文件頁數(shù): 19/30頁
文件大小: 874K
代理商: HYS64D32020GDL-6-C
+0.7
Data Sheet
19
Rev. 1.0, 2004-03
HYS64D[32020/16000][H/G]DL–[5/6]–C
Small Outline DDR SDRAM Modules
Electrical Characteristics
4.3
Table 12
Parameter
AC Characteristics
AC Timing - Absolute Specifications for DDR400B and DDR333
Symbol
–5
–6
Unit
Note/ Test
Condition
1)
DDR400B
Min.
–0.5
DDR333
Min.
–0.7
Max.
+0.5
Max.
+0.7
DQ output access time from CK/
CK
DQS output access time from
CK/CK
CK high-level width
CK low-level width
Clock Half Period
Clock cycle time
t
AC
ns
2)3)4)5)
t
DQSCK
–0.6
+0.6
–0.6
+0.6
ns
2)3)4)5)
t
CH
t
CL
t
HP
t
CK
0.45
0.45
min. (
t
CL
,
t
CH
)
5
8
6
12
7.5
12
0.4
0.4
2.2
0.55
0.55
0.45
0.45
min. (
t
CL
,
t
CH
)
6
6
7.5
0.45
0.45
2.2
0.55
0.55
t
CK
t
CK
ns
ns
ns
ns
ns
ns
ns
2)3)4)5)
2)3)4)5)
2)3)4)5)
12
12
12
CL = 3.0
2)3)4)5)
CL = 2.5
2)3)4)5)
CL = 2.0
2)3)4)5)
2)3)4)5)
DQ and DM input hold time
DQ and DM input setup time
Control and Addr. input pulse
width (each input)
DQ and DM input pulse width
(each input)
Data-out high-impedance time
from CK/CK
Data-out low-impedance time
from CK/CK
Write command to 1
st
DQS
latching transition
DQS-DQ skew (DQS and
associated DQ signals)
Data hold skew factor
DQ/DQS output hold time
DQS input low (high) pulse width
(write cycle)
DQS falling edge to CK setup
time (write cycle)
DQS falling edge hold time from
CK (write cycle)
Mode register set command
cycle time
Write preamble setup time
Write postamble
Write preamble
Address and control input setup
time
t
DH
t
DS
t
IPW
2)3)4)5)
2)3)4)5)6)
t
DIPW
1.75
1.75
ns
2)3)4)5)6)
t
HZ
–0.7
+0.7
ns
2)3)4)5)7)
t
LZ
–0.7
+0.7
–0.7
+0.7
ns
2)3)4)5)7)
t
DQSS
0.75
1.25
0.75
1.25
t
CK
2)3)4)5)
t
DQSQ
+0.40
+0.45
ns
TSOPII
2)3)4)5)
t
QHS
t
QH
t
DQSL,H
t
HP
t
QHS
0.35
+0.50
t
HP
t
QHS
0.35
+0.55
ns
ns
t
CK
TSOPII
2)3)4)5)
2)3)4)5)
2)3)4)5)
t
DSS
0.2
0.2
t
CK
2)3)4)5)
t
DSH
0.2
0.2
t
CK
2)3)4)5)
t
MRD
2
2
t
CK
2)3)4)5)
t
WPRES
t
WPST
t
WPRE
t
IS
0
0.40
0.25
0.6
0.60
0
0.40
0.25
0.75
0.60
ns
t
CK
t
CK
ns
2)3)4)5)8)
2)3)4)5)9)
2)3)4)5)
fast slew rate
3)4)5)6)10)
0.7
0.8
ns
slow slew rate
3)4)5)6)10)
相關(guān)PDF資料
PDF描述
HYS64D32020GDL-5-C 200-Pin Small Outline Dual-In-Line Memory Modules
HYS64D32020GDL5C 200-Pin Small Outline Dual-In-Line Memory Modules
HYS64D32020HDL-5-C 200-Pin Small Outline Dual-In-Line Memory Modules
HYS64D64020GBDL-6-C 200-Pin Small Outline Dual-In-Line Memory Modules
HYS64D64020GBDL-5-C 200-Pin Small Outline Dual-In-Line Memory Modules
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
HYS64D32020GDL-7B 制造商:Infineon Technologies AG 功能描述:
HYS64D32020GDL-7-B 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:200-Pin Small Outline Dual-In-Line Memory Modules
HYS64D32020GDL-8-B 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:200-Pin Small Outline Dual-In-Line Memory Modules
HYS64D32020GU-7-A 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:Unbuffered DDR SDRAM-Modules
HYS64D32020GU-8-A 制造商:INFINEON 制造商全稱:Infineon Technologies AG 功能描述:Unbuffered DDR SDRAM-Modules