Fvco VCO Frequency (see Note 1) 40 260 MHz
參數(shù)資料
型號: ICS1562BM-201-4LFT
廠商: IDT, Integrated Device Technology Inc
文件頁數(shù): 9/20頁
文件大?。?/td> 0K
描述: IC VIDEO CLK SYNTHESIZER 16-SOIC
標(biāo)準(zhǔn)包裝: 2,500
類型: 時鐘/頻率合成器,時鐘發(fā)生器,扇出配送
PLL:
輸入: CMOS,TTL,晶體
輸出: CMOS,PECL
電路數(shù): 1
比率 - 輸入:輸出: 1:3
差分 - 輸入:輸出: 無/是
頻率 - 最大: 260MHz
除法器/乘法器: 是/是
電源電壓: 4.75 V ~ 5.25 V
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 16-SOIC(0.154",3.90mm 寬)
供應(yīng)商設(shè)備封裝: 16-SOIC
包裝: 帶卷 (TR)
其它名稱: 1562BM-201-4LFT
AC Characteristics
SYMBOL
PARAMETER
MIN
TYP
MAX
UNITS
Fvco
VCO Frequency (see Note 1)
40
260
MHz
Fxtal
Crystal Frequency
5
20
MHz
Cpar
Crystal Oscillator Loading Capacitance
20
pf
Fload
LOAD Frequency
80
MHz
Txhi
XTAL1 High Time (when driven externally)
8
ns
Txlo
XTAL1 Low Time (when driven externally)
8
ns
Tlock
PLL Acquire Time (to within 1%)
500
s
Idd
VDD Supply Current
15
t.b.d.
mA
Iddo
VDDO Supply Current (excluding CLK+/
termination)
20
t.b.d.
mA
Thigh
Differential Clock Output Duty Cycle
(see Note 2)
45
55
%
Jclk
Differential Clock Output Cumulative Jitter
(see Note 3)
<0.06
pixel
DIGITAL INPUTS - ICS1562B-001
1
Address Setup Time
10
ns
2
Address Hold Time
10
ns
3
Data Setup Time
10
ns
4
Data Hold Time
10
ns
5
STROBE Pulse Width (Thi or Tlo)20
ns
DIGITAL INPUTS - ICS1562B-201
6
DATA/HOLD~ Setup Time
10
ns
7
DATA/HOLD~ Hold Time
10
ns
8
DATCLK Pulse Width (Thi or Tlo)20
ns
PIPELINE DELAY RESET
9
Reset Activation Time
2*Tclk
ns
10
Reset Duration
4*Tload
ns
11
Restart Delay
2*Tload
ns
12
Restart Matching
-1*Tclk
+1.5*Tclk
ns
DIGITAL OUTPUTS
13
CLK+/CLK
Clock Rate
260
MHz
14
LOAD To LD/N2 Skew (Shift Clock Mode)
-2
0
+2
ns
Note 1: Use of the post-divider is required for frequencies lower than 40 MHz on CLK+ & CLK- outputs. Use of the post-divider
is recommended for output frequencies lower than 65 MHz.
Note 2: Using load circuit of Figure 6. Duty cycle measured at zero crossings of difference voltage between CLK+ and CLK-.
Note 3: Cumulative jitter is defined as the maximum error (in the domain) if any CLK edge, at any point in time, compared with
the equivalent edge generated by an ideal frequency source.
ICS laboratory testing indicates that the typical value shown above can be treated as a maximum jitter specification in
virtually all applications. Jitter performance can depend somewhat on circuit board layout, decoupling, and register
programming.
ICS1562B
17
相關(guān)PDF資料
PDF描述
ICS843002AKI-40LFT IC SYNTHESIZER LVPECL 32-VFQFPN
VI-BND-MV-F4 CONVERTER MOD DC/DC 85V 150W
VI-BND-MV-F3 CONVERTER MOD DC/DC 85V 150W
VI-BND-MV-F1 CONVERTER MOD DC/DC 85V 150W
MS3454W16-9SW CONN RCPT 4POS JAM NUT W/SCKT
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS1562BM-201LF 功能描述:IC VIDEO CLK SYNTHESIZER 16-SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
ICS1562BM-201LFT 功能描述:IC VIDEO CLK SYNTHESIZER 16-SOIC RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:1,000 系列:- 類型:時鐘/頻率合成器,扇出分配 PLL:- 輸入:- 輸出:- 電路數(shù):- 比率 - 輸入:輸出:- 差分 - 輸入:輸出:- 頻率 - 最大:- 除法器/乘法器:- 電源電壓:- 工作溫度:- 安裝類型:表面貼裝 封裝/外殼:56-VFQFN 裸露焊盤 供應(yīng)商設(shè)備封裝:56-VFQFP-EP(8x8) 包裝:帶卷 (TR) 其它名稱:844S012AKI-01LFT
ICS1562BM-201T 功能描述:IC VIDEO CLK SYNTHESIZER 16-SOIC RoHS:否 類別:集成電路 (IC) >> 時鐘/計時 - 時鐘發(fā)生器,PLL,頻率合成器 系列:- 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標(biāo)準(zhǔn)包裝:96 系列:- 類型:時鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無/無 頻率 - 最大:133.3MHz 除法器/乘法器:是/無 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱:23S08-5HPGG
ICS1562BM-XXX 制造商:ICS 制造商全稱:ICS 功能描述:User Programmable Differential Output Graphics Clock Generator
ICS1567 制造商:ICS 制造商全稱:ICS 功能描述:Differential Output Video Dot Clock Generator