參數(shù)資料
型號(hào): ICS91857AGLF
廠(chǎng)商: IDT, Integrated Device Technology Inc
文件頁(yè)數(shù): 12/14頁(yè)
文件大小: 0K
描述: IC CLOCK DRIVER SSTL_2 48-TSSOP
標(biāo)準(zhǔn)包裝: 39
類(lèi)型: 時(shí)鐘驅(qū)動(dòng)器
PLL: 帶旁路
輸入: LVCMOS
輸出: SSTL-2
電路數(shù): 1
比率 - 輸入:輸出: 1:10
差分 - 輸入:輸出: 無(wú)/是
頻率 - 最大: 230MHz
除法器/乘法器: 無(wú)/無(wú)
電源電壓: 2.3 V ~ 2.7 V
工作溫度: 0°C ~ 70°C
安裝類(lèi)型: 表面貼裝
封裝/外殼: 48-TFSOP(0.240",6.10mm 寬)
供應(yīng)商設(shè)備封裝: 48-TSSOP
包裝: 管件
其它名稱(chēng): 91857AGLF
7
ICS91857
0494C—08/15/05
Notes:
1.
Refers to transition on noninverting output in PLL bypass mode.
2.
Switching characteristics guaranteed for application frequency range.
3.
Static phase offset shifted by design.
Timing Requirements for DDRI-400
TA = 0 - 70°C; Supply Voltage AVDD, VDD = 2.6V ± 0.1V
PARAMETER
SYMBOL
CONDITIONS
MIN
MAX
UNITS
Max clock frequency
freqop
2.6V ± 0.1V
60
230
MHz
Application Frequency
Range
freqApp
2.6V ± 0.1V
95
220
MHz
Input clock duty cycle
dtin
40
60
%
CLK stabilization
TSTAB
100
s
Switching Characteristics for DDR200/266/333
PARAMETER
SYMBOL
CONDITION
MIN
TYP
MAX
UNITS
Low-to high level
propagation delay time
tPLH
1
CLK_IN to any output
3.5
ns
High-to low level propagation
delay time
tPLL
1
CLK_IN to any output
3.5
ns
Output enable time
PD# to any output
3
ns
Output disable time
tdis
PD# to any output
3
ns
Period jitter
Tjit (per)
100 - 200 MHz
-75
75
ps
Half-period jitter
t(jit_hper)
100 - 200 MHz
-75
75
Input clock slew rate
t(sir_I)
14
V/ns
Output clock slew rate
t(sl_o)
12
V/ns
Cycle to Cycle Jitter
1
Tcyc-Tcyc
100 - 200 MHz
-75
75
ps
Static Phase Offset
t(spo)
3
-50
0
50
ps
Output to Output Skew
Tskew
100
ps
Pulse skew
Tskewp
100
ps
Timing Requirements for DDR200/266/333
TA = 0 - 70°C; Supply Voltage AVDD, VDD = 2.5V ± 0.2V (unless otherwise stated)
PARAMETER
SYMBOL
CONDITIONS
MIN
MAX
UNITS
Max clock frequency
freqop
2.5V ± 0.2V @ 25°C
60
170
MHz
Application Frequency
Range
freqApp
2.5V ± 0.2V @ 25°C
95
170
MHz
Input clock duty cycle
dtin
40
60
%
CLK stabilization
TSTAB
100
s
相關(guān)PDF資料
PDF描述
DS1869S-C04+ IC RHEOSTAT DALLAST 3V 10K 8SOIC
VI-B5Z-MY-F3 CONVERTER MOD DC/DC 2V 20W
VI-B5Z-MY-F1 CONVERTER MOD DC/DC 2V 20W
FST16211MEA IC SWITCH BUS 24BIT TTL 56SSOP
VI-B5Z-MX-F4 CONVERTER MOD DC/DC 2V 30W
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS91857AGLFT 功能描述:IC CLOCK DRIVER SSTL_2 48-TSSOP RoHS:是 類(lèi)別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 標(biāo)準(zhǔn)包裝:2,000 系列:- 類(lèi)型:PLL 時(shí)鐘發(fā)生器 PLL:帶旁路 輸入:LVCMOS,LVPECL 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:2:11 差分 - 輸入:輸出:是/無(wú) 頻率 - 最大:240MHz 除法器/乘法器:是/無(wú) 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:32-LQFP 供應(yīng)商設(shè)備封裝:32-TQFP(7x7) 包裝:帶卷 (TR)
ICS91857AGT 功能描述:IC CLOCK DRIVER SSTL_2 48-TSSOP RoHS:否 類(lèi)別:集成電路 (IC) >> 時(shí)鐘/計(jì)時(shí) - 時(shí)鐘發(fā)生器,PLL,頻率合成器 系列:- 產(chǎn)品變化通告:Product Discontinuation 04/May/2011 標(biāo)準(zhǔn)包裝:96 系列:- 類(lèi)型:時(shí)鐘倍頻器,零延遲緩沖器 PLL:帶旁路 輸入:LVTTL 輸出:LVTTL 電路數(shù):1 比率 - 輸入:輸出:1:8 差分 - 輸入:輸出:無(wú)/無(wú) 頻率 - 最大:133.3MHz 除法器/乘法器:是/無(wú) 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 70°C 安裝類(lèi)型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:管件 其它名稱(chēng):23S08-5HPGG
ICS91857YGLFT-LF-T 制造商:ICS 制造商全稱(chēng):ICS 功能描述:Value SSTL_2 Clock Driver (60MHz - 220MHz)
ICS91857YLLFT-LF-T 制造商:ICS 制造商全稱(chēng):ICS 功能描述:Value SSTL_2 Clock Driver (60MHz - 220MHz)
ICS9212-13 制造商:ICS 制造商全稱(chēng):ICS 功能描述:Direct Rambus⑩ Clock Generator