參數(shù)資料
型號: ICS9DB108
英文描述: Eight Output Differential Buffer for PCI-Express
中文描述: 8個輸出差分緩沖器支持PCI - Express
文件頁數(shù): 5/15頁
文件大?。?/td> 109K
代理商: ICS9DB108
5
Integrated
Circuit
Systems, Inc.
ICS9DB108
0723D—01/08/04
Absolute Max
Symbol
VDD_A
VDD_In
V
IL
V
IH
Ts
Tambient
Tcase
Parameter
Min
Max
4.6
4.6
Units
V
V
V
V
°
C
°C
°C
3.3V Core Supply Voltage
3.3V Logic Supply Voltage
Input Low Voltage
Input High Voltage
Storage Temperature
Ambient Operating Temp
Case Temperature
Input ESD protection
human body model
GND-0.5
V
DD
+0.5V
150
70
115
-65
0
ESD prot
2000
V
Electrical Characteristics - Input/Supply/Common Output Parameters
T
A
= 0 - 70°C; Supply Voltage V
DD
= 3.3 V +/-5%
PARAMETER
SYMBOL
Input High Voltage
V
IH
Input Low Voltage
V
IL
Input High Current
I
IH
V
IN
= 0 V; Inputs with no pull-up
CONDITIONS
3.3 V +/-5%
3.3 V +/-5%
V
IN
= V
DD
MIN
2
TYP
MAX
V
DD
+ 0.3
0.8
5
UNITS NOTES
V
V
uA
GND
- 0.3
-5
I
IL1
resistors
-5
uA
I
IL2
V
IN
= 0 V; Inputs with pull-up
resistors
-200
uA
Operating Supply Current
I
DD3.3OP
Full Active, C
L
= Full load;
250
mA
all diff pairs driven
all differential pairs tri-stated
60
12
mA
mA
Input Frequency
3
F
i
V
DD
= 3.3 V
80
100/133
166/200
220
MHz
3
Pin Inductance
1
L
pin
C
IN
C
OUT
7
5
6
nH
pF
pF
1
1
1
Logic Inputs
Output pin capacitance
PLL Bandwidth when
PLL_BW=0
PLL Bandwidth when
PLL_BW=1
From V
DD
Power-Up and after
input clock stabilization or de-
assertion of PD# to 1st clock
Triangular Modulation
DIF output enable after
SRC_Stop# de-assertion
DIF output enable after
PD# de-assertion
Fall time of PD# and
SRC_STOP#
Rise time of PD# and
SRC_STOP#
1.5
4
MHz
1
2
MHz
1
Clk Stabilization
1,2
T
STAB
1
ms
1,2
Modulation Frequency
30
33
kHz
1
Tdrive_SRC_STOP#
10
ns
1,3
Tdrive_PD#
300
us
1,3
Tfall
5
ns
1
Trise
5
ns
2
1
Guaranteed by design and characterization, not 100% tested in production.
2
See timing diagrams for timing requirements.
3
Time from deassertion until outputs are >200 mV
I
DD3.3PD
Input Capacitance
1
Input Low Current
Powerdown Current
PLL Bandwidth
BW
相關(guān)PDF資料
PDF描述
ICS9DB108YFLFT Eight Output Differential Buffer for PCI-Express
ICS9DB202CGLFT Two 0.7V current mode differential HCSL output pairs, 1 differential clock input
ICS9DB202CGT Two 0.7V current mode differential HCSL output pairs, 1 differential clock input
ICS9DB202 Two 0.7V current mode differential HCSL output pairs, 1 differential clock input
ICS9DB202CF Miniature Enclosed Switches Series 914CE: Top Plunger; 1NC 1NO SPDT Snap Action; 3 foot Cable
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ICS9DB108BF 制造商:ICS 功能描述:
ICS9DB108BFLF 功能描述:IC BUFFER 8OUTPUT DIFF 48-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:1 系列:- 類型:時鐘/頻率發(fā)生器,多路復(fù)用器 PLL:是 主要目的:存儲器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6
ICS9DB108BFLFT 功能描述:IC BUFFER 8OUTPUT DIFF 48-SSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:28 系列:- 類型:時鐘/頻率發(fā)生器 PLL:是 主要目的:Intel CPU 服務(wù)器 輸入:時鐘 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:3:22 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3.135 V ~ 3.465 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:64-TFSOP (0.240",6.10mm 寬) 供應(yīng)商設(shè)備封裝:64-TSSOP 包裝:管件
ICS9DB108BG 制造商:INT_CIR_SYS 功能描述:
ICS9DB108BGLF 功能描述:IC BUFFER 8OUTPUT DIFF 48-TSSOP RoHS:是 類別:集成電路 (IC) >> 時鐘/計時 - 專用 系列:PCI Express® (PCIe) 標(biāo)準(zhǔn)包裝:1 系列:- 類型:時鐘/頻率發(fā)生器,多路復(fù)用器 PLL:是 主要目的:存儲器,RDRAM 輸入:晶體 輸出:LVCMOS 電路數(shù):1 比率 - 輸入:輸出:1:2 差分 - 輸入:輸出:無/是 頻率 - 最大:400MHz 電源電壓:3 V ~ 3.6 V 工作溫度:0°C ~ 85°C 安裝類型:表面貼裝 封裝/外殼:16-TSSOP(0.173",4.40mm 寬) 供應(yīng)商設(shè)備封裝:16-TSSOP 包裝:Digi-Reel® 其它名稱:296-6719-6