Specifications ispLSI 1016EA USE ispMA CH 4A5 FOR NEW 5V DESIGNS ispLSI 1016EA Timing Model GLB Reg Delay I/O Pin (Output) ORP Delay 0491/101" />
參數(shù)資料
型號(hào): ISPLSI 1016EA-125LT44
廠商: Lattice Semiconductor Corporation
文件頁(yè)數(shù): 13/13頁(yè)
文件大?。?/td> 0K
描述: IC PLD ISP 32I/O 125MHZ 44TQFP
標(biāo)準(zhǔn)包裝: 160
系列: ispLSI® 1000EA
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 4.75 V ~ 5.25 V
邏輯元件/邏輯塊數(shù)目: 16
門數(shù): 2000
輸入/輸出數(shù): 32
工作溫度: 0°C ~ 70°C
安裝類型: 表面貼裝
封裝/外殼: 44-TQFP
供應(yīng)商設(shè)備封裝: 44-TQFP(10x10)
包裝: 托盤
其它名稱: ISPLSI1016EA-125LT44
9
Specifications ispLSI 1016EA
USE
ispMA
CH
4A5
FOR
NEW
5V
DESIGNS
ispLSI 1016EA Timing Model
GLB Reg
Delay
I/O Pin
(Output)
ORP
Delay
0491/1016EA
Feedback
#46
Reg 4 PT Bypass
20 PT
XOR Delays
Control
PTs
Input
Register
Clock
Distribution
I/O Pin
(Input)
Y0
Y1
D
Q
GRP4
GLB Reg Bypass
ORP Bypass
DQ
RST
RE
OE
CK
I/O Reg Bypass
I/O Cell
ORP
GLB
GRP
I/O Cell
#23 - 27
#30
#34
#33
Comb 4 PT Bypass
#35 - 37
#55 - 58
#43 - 45
#54
#53
#47
#48
Reset
Ded. In
GOE 0
#28
#22
RST
#59
#38
#39 - 42
#51, 52
#49, 50
GRP Loading
Delay
#29, 31 - 32
Derivations of
tsu, th and tco from the Product Term Clock1
=
tsu
Logic + Reg su - Clock (min)
(
tiobp + tgrp4 + t20ptxor) + (tgsu) - (tiobp + tgrp4 + tptck(min))
(#22 + #30 + #36) + (#39) - (#22 + #30 + #45)
(0.3 + 1.5 + 1.9) + (0.2) - (0.3 + 1.5 + 1.2)
0.9
1.6
7.2
1.1
1.4
7.2
=
th
Clock (max) + Reg h - Logic
(
tiobp + tgrp4 + tptck(max)) + (tgh) - (tiobp + tgrp4 + t20ptxor)
(#22 + #30 + #45) + (#40) - (#22 + #30 + #36)
(0.3 + 1.5 + 2.5) + (1.0) - (0.3 + 1.5 + 1.9)
=
tco
Clock (max) + Reg co + Output
(
tiobp + tgrp4 + tptck(max)) + (tgco) + (torp + tob)
(#22 + #30 + #45) + (#41) + (#47 + #49)
(0.3 + 1.5 + 2.5) + (1.4) + (0.8 + 0.9)
Table 2-0042a/1016EA
v.2.6
Derivations of
tsu, th and tco from the Clock GLB 1
=
tsu
Logic + Reg (setup) - Clock (min)
(
tiobp + tgrp4 + t20ptxor) + (tgsu) - (tgy0(min) + tgco + tgcp(min))
(#22 + #30 + #36) + (#39) - (#54 + #41 + #56)
(0.3 + 1.5 + 1.9) + (0.2) - (0.9 + 1.4 + 0.8)
=
th
Clock (max) + Reg (hold) - Logic
(
tgy0(max) + tgco + tgcp(max)) + (tgh) - (tiobp + tgrp4 + t20ptxor)
(#54 + #41 + #56) + (#40) - (#22 + #30 + #36)
(0.9 + 1.4 + 1.8) + (1.0) - (0.3 + 1.5 + 1.9)
=
tco
Clock (max) + Reg (clock-to-out) + Output
(
tgy0(max) + tgco + tgcp(max)) + (tgco) + (torp + tob)
(#54 + #41 + #56) + (#41) + (#47 + #49)
(0.9 + 1.4 + 1.8) + (1.4) + (0.8 + 0.9)
1. Calculations are based upon timing specifications for the ispLSI 1016EA-200.
相關(guān)PDF資料
PDF描述
RW2-2405S CONV DC/DC 2W 18-36VIN 05VOUT
GRM3195C1H562JA01D CAP CER 5600PF 50V 5% NP0 1206
ISPLSI 1016-60LJI IC PLD ISP 32I/O 20NS 44PLCC
GMM43DSEH-S13 CONN EDGECARD 86POS .156 EXTEND
ISL61852LIRZ IC USB PWR CTRLR DUAL 8DFN
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI1016EA-125LT44 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI1016EA-200LJ44 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI1016EA-200LT44 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI1024-50LJ 制造商:未知廠家 制造商全稱:未知廠家 功能描述:Electrically-Erasable Complex PLD
ISPLSI1024-60LH/883 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD