Specifications ispLSI 1048E 15 USE ispLSI 1048EA FOR NEW DESIGNS Pin Configuration ispLSI 1048E 128-Pin TQFP Pinout Diagram I/O 84 I/O 85 I/O 8" />
型號(hào): | ISPLSI 1048E-100LQN |
廠商: | Lattice Semiconductor Corporation |
文件頁(yè)數(shù): | 7/17頁(yè) |
文件大小: | 0K |
描述: | IC PLD ISP 96I/O 10NS 128PQFP |
標(biāo)準(zhǔn)包裝: | 24 |
系列: | ispLSI® 1000E |
可編程類(lèi)型: | 系統(tǒng)內(nèi)可編程 |
最大延遲時(shí)間 tpd(1): | 10.0ns |
電壓電源 - 內(nèi)部: | 4.75 V ~ 5.25 V |
邏輯元件/邏輯塊數(shù)目: | 48 |
門(mén)數(shù): | 8000 |
輸入/輸出數(shù): | 96 |
工作溫度: | 0°C ~ 70°C |
安裝類(lèi)型: | 表面貼裝 |
封裝/外殼: | 128-BQFP |
供應(yīng)商設(shè)備封裝: | 128-PQFP(28x28) |
包裝: | 托盤(pán) |
其它名稱: | 220-1597 ISPLSI 1048E-100LQN-ND ISPLSI1048E-100LQN |
相關(guān)PDF資料 |
PDF描述 |
---|---|
JMK316BJ685KF-T | CAP CER 6.8UF 6.3V 10% X5R 1206 |
EMK325F106ZH-T | CAP CER 10UF 16V Y5V 1210 |
AMC20DRES-S734 | CONN EDGECARD 40POS .100 EYELET |
GSM06DRTI | CONN EDGECARD 12POS DIP .156 SLD |
HMC35DRTS-S13 | CONN EDGECARD 70POS .100 EXTEND |
相關(guān)代理商/技術(shù)參數(shù) |
參數(shù)描述 |
---|---|
ISPLSI1048E100LQNI | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD |
ISPLSI1048E100LT | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD |
ispLSI1048E-100LT | 功能描述:CPLD - 復(fù)雜可編程邏輯器件 USE ispMACH 4000V RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100 |
ISPLSI1048E100LTI | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD |
ISPLSI1048E100LTN | 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:In-System Programmable High Density PLD |