Specifications ispLSI 5384VE 2 Functional Block Diagram Figure 1. ispLSI 5384VE Functional Block Diagram (192-I/O Option) Package Type Multplex" />
參數(shù)資料
型號(hào): ISPLSI 5384VE-125LB272I
廠(chǎng)商: Lattice Semiconductor Corporation
文件頁(yè)數(shù): 12/22頁(yè)
文件大?。?/td> 0K
描述: IC PLD ISP 192I/O 7.5NS 272BGA
標(biāo)準(zhǔn)包裝: 40
系列: ispLSI® 5000VE
可編程類(lèi)型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 3 V ~ 3.6 V
邏輯元件/邏輯塊數(shù)目: 12
宏單元數(shù): 384
門(mén)數(shù): 18000
輸入/輸出數(shù): 192
工作溫度: -40°C ~ 85°C
安裝類(lèi)型: 表面貼裝
封裝/外殼: 272-BBGA
供應(yīng)商設(shè)備封裝: 272-BGA(27x27)
包裝: 托盤(pán)
其它名稱(chēng): ISPLSI5384VE-125LB272I
Specifications ispLSI 5384VE
2
Functional Block Diagram
Figure 1. ispLSI 5384VE Functional Block Diagram (192-I/O Option)
Package Type
Multplexed Signals
256 fpBGA
I/O 119 / CLK2
I/O 131 / CLK3
I/O 0 / TOE
272 BGA
I/O 119 / CLK2
I/O 131 / CLK3
I/O 0 / TOE
Global Routing Pool
(GRP)
Boundary
Scan
Interface
GOE0
GOE1
TDI
TCK
TMS
TDO
CLK
1
CLK
0
1
CLK
3
1
CLK
2
VCCIO
Input Bus
Generic
Logic Block
Input Bus
Generic
Logic Block
Input Bus
Generic
Logic Block
Generic
Logic Block
Generic
Logic Block
Generic
Logic Block
Input
Bus
Generic
Logic
Block
Input
Bus
Generic
Logic
Block
Input
Bus
Input
Bus
Input
Bus
Input
Bus
Generic
Logic
Block
Generic
Logic
Block
Generic
Logic
Block
Generic
Logic
Block
I/O 111
I/O 110
I/O 109
I/O 108
I/O 99
I/O 98
I/O 97
I/O 96
I/O 127
I/O 126
I/O 125
I/O 124
I/O 115
I/O 114
I/O 113
I/O 112
I/O 143
I/O 142
I/O 141
I/O 140
I/O 131
I/O 130
I/O 129
I/O 128
I/O
48
I/O
49
I/O
50
I/O
51
I/O
60
I/O
61
I/O
62
I/O
63
I/O
64
I/O
65
I/O
66
I/O
67
I/O
76
I/O
77
I/O
78
I/O
79
I/O
80
I/O
81
I/O
82
I/O
83
I/O
92
I/O
93
I/O
94
I/O
95
I/O
159
I/O
158
I/O
157
I/O
156
I/O
147
I/O
146
I/O
145
I/O
144
I/O
175
I/O
174
I/O
173
I/O
172
I/O
163
I/O
162
I/O
161
I/O
160
I/O
191
I/O
190
I/O
189
I/O
188
I/O
179
I/O
178
I/O
177
I/O
176
1TOE
I/O 1
I/O 2
I/O 3
I/O 12
I/O 13
I/O 14
I/O 15
I/O 16
I/O 17
I/O 18
I/O 19
I/O 28
I/O 29
I/O 30
I/O 31
I/O 32
I/O 33
I/O 34
I/O 35
I/O 44
I/O 45
I/O 46
I/O 47
1. CLK2, CLK3 and TOE signals are multiplexed with I/O signals. Use the table below
to determine which I/O is shared by package type.
RESET
相關(guān)PDF資料
PDF描述
P51-300-A-I-M12-5V-000-000 SENS 300PSI 7/16-20 UNF 1-5V
P51-500-A-M-D-4.5V-000-000 SENSOR 500PSI M10-1.0 6G .5-4.5V
BAT54BRW-7-F DIODE SCHOTTKY ARR DL 30V SOT363
UB26KKW01N-B SWITCH PUSHBUTTON DPDT 5A 125V
P51-100-G-Y-M12-4.5V-000-000 SENSOR 100PSI 7/16-20-2B .5-4.5V
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
ISPLSI5384VE-125LB272I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5384VE-125LF256 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5384VE-125LF256I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5384VE-165LB272 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
ISPLSI5384VE-165LF256 功能描述:CPLD - 復(fù)雜可編程邏輯器件 RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類(lèi)型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100