參數(shù)資料
型號(hào): IT8673F
廠商: Electronic Theatre Controls, Inc.
英文描述: GT 35C 35#12 SKT PLUG
中文描述: 先進(jìn)的輸入/輸出(高級(jí)I / O)的初步規(guī)范V0.5
文件頁(yè)數(shù): 116/128頁(yè)
文件大?。?/td> 780K
代理商: IT8673F
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)當(dāng)前第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)
IT8673F
106
Table 11-49. Receiver Demodulation High Frequency (HCFS = 1)
RXDCR
CFQ
001
010
011
100
101
110
Min. Max. Min. Max. Min. Max. Min. Max. Min. Max. Min. Max. (Hz)
00011
375
425
350
450
325
475
300
500
275
525
250
550 400k
01000
421.9 478.1 393.8 506.3 365.6 534.4 337.5 562.5 309.4 590.6 281.3 618.8 450k
01011
450
510
420
540
390
570
360
600
330
630
300
660
480k
01011
468.8 531.3 437.5 562.5 406.3 593.8
375
625 343.8 656.3 312.5 687.5 500k
11.8.6.6 CIR Baud Rate Divisor Low Byte Register (BDLR)
The BDLR, an 8-bit
read/write
register, is used to program the CIR Baud Rate clock.
Address: Base address + 5h (when BR = 1)
Bit
7-0
R/W
Default
00h
Description
R/W
Baud Rate Divisor Low Byte (BDLR[7:0])
These bits are the low byte of the register used to divide the Baud Rate clock.
11.8.6.7 CIR Baud Rate Divisor High Byte Register (BDHR)
The BDHR, an 8-bit
read/write
register, is used to program the CIR Baud Rate clock.
Address: Base address + 6h (when BR = 1)
Bit
7-0
R/W
Default
00h
Description
R/W
Baud Rate Divisor High Byte (BDHR[7:0])
These bits are the high byte of the register used to divide the Baud Rate clock.
Baud rate divisor = 115200 / baud rate
Ex1: 2400bps
115200 /2400 = 48
48(d) = 0030 (h)
BDHR = 00(h), BDLR = 30(h)
Ex2: bit width = 0.565 ms
1770 bps
115200 / 1770 = 65(d) = 0041(h)
BDHR = 00(h), BDLR = 0041(h)
11.8.6.8 CIR Transmitter Status Register (TSR)
The TSR, an 8-bit
read only
register, provides the Transmitter FIFO status.
Address: Base address + 5h
Bit
R/W
Default
Description
7-6
R
-
Reserved
5-0
R
000000b
Transmitter FIFO Byte Count (TXFBC[5:0])
Return the number of bytes left in the Transmitter FIFO.
相關(guān)PDF資料
PDF描述
IT8687R GT 35C 35#12 SKT PLUG
ITC1000 GT 85C 85#16 SKT PLUG
ITF86130SK8T N-Channel, Logic Level, Power MOSFET(N溝道邏輯電平功率MOS場(chǎng)效應(yīng)管)
ITF86182SK8T 11A, 30V, 0.0115 Ohm, P-Channel, Logic Level, Power MOSFET
ITF87012SVT 6A, 20V, 0.035 Ohm, N-Channel,2.5V Specified Power MOSFET(6A, 20V, 0.035Ω N溝道2.5V專用功率MOS場(chǎng)效應(yīng)管)
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
IT8687R 制造商:ITE 功能描述:
IT86B 制造商:未知廠家 制造商全稱:未知廠家 功能描述:TRIAC|600V V(DRM)|8A I(T)RMS|TO-220
IT86C 制造商:未知廠家 制造商全稱:未知廠家 功能描述:TRIAC|600V V(DRM)|8A I(T)RMS|TO-220
IT86F 制造商:未知廠家 制造商全稱:未知廠家 功能描述:TRIAC|600V V(DRM)|8A I(T)RMS|TO-220
IT86G 制造商:未知廠家 制造商全稱:未知廠家 功能描述:TRIAC|600V V(DRM)|8A I(T)RMS|TO-220