參數(shù)資料
型號(hào): LC5256MB-75FN256C
廠商: Lattice Semiconductor Corporation
文件頁數(shù): 39/99頁
文件大?。?/td> 0K
描述: IC CPLD 256MACROCELLS 256FPBGA
標(biāo)準(zhǔn)包裝: 90
系列: ispXPLD® 5000MB
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時(shí)間 tpd(1): 7.5ns
電壓電源 - 內(nèi)部: 2.3 V ~ 2.7 V
邏輯元件/邏輯塊數(shù)目: 8
宏單元數(shù): 256
輸入/輸出數(shù): 141
工作溫度: 0°C ~ 90°C
安裝類型: 表面貼裝
封裝/外殼: 256-BGA
供應(yīng)商設(shè)備封裝: 256-FPBGA(17x17)
包裝: 托盤
Lattice Semiconductor
ispXPLD 5000MX Family Data Sheet
40
ispXPLD 5000MX Family Timing Adders
Parameter
Description
Base
Param.
-4
-45
-5
-52
-75
Units
Min. Max. Min. Max. Min. Max. Min. Max. Min. Max.
tIOI Input Adjusters
LVTTL_in
Using 3.3V TTL
tIOIN
0.0
0.0
0.0
0.0
0.0
ns
LVCMOS_18_in
Using 1.8V
CMOS
tIOIN
0.0
0.0
0.0
0.0
0.0
ns
LVCMOS_25_in
Using 2.5V
CMOS
tIOIN
0.0
0.0
0.0
0.0
0.0
ns
LVCMOS_33_in
Using 3.3V
CMOS
tIOIN
0.0
0.0
0.0
0.0
0.0
ns
AGP_1X_in
Using AGP 1x
tIOIN
1.0
1.0
1.0
1.0
1.0
ns
CTT25_in
Using CTT 2.5V
tIOIN
1.0
1.0
1.0
1.0
1.0
ns
CTT33_in
Using CTT 3.3V
tIOIN
1.0
1.0
1.0
1.0
1.0
ns
GTL+_in
Using GTL+
tIOIN
0.5
0.5
0.5
0.5
0.5
ns
HSTL_I_in
Using HSTL 2.5V,
Class I
tIOIN
0.5
0.5
0.5
0.5
0.5
ns
HSTL_III_in
Using HSTL 2.5V,
Class III
tIOIN
0.6
0.6
0.6
0.6
0.6
ns
HSTL_IV_in
Using HSTL 2.5V,
Class IV
tIOIN
0.6
0.6
0.6
0.6
0.6
ns
LVDS_in
Using Low Volt-
age Differential
Signaling (LVDS)
tIOIN
0.5
0.5
0.5
0.5
0.5
ns
LVPECL_in
Using Low
Voltage PECL
tIOIN
0.5
0.5
0.5
0.5
0.5
ns
PCI_in
Using PCI
tIOIN
1.0
1.0
1.0
1.0
1.0
ns
SSTL2_I_in
Using SSTL 2.5V,
Class I
tIOIN
0.5
0.5
0.5
0.5
0.5
ns
SSTL2_II_in
Using SSTL 2.5V,
Class II
tIOIN
0.5
0.5
0.5
0.5
0.5
ns
SSTL3_I_in
Using SSTL 3.3V,
Class I
tIOIN
0.6
0.6
0.6
0.6
0.6
ns
SSTL3_II_in
Using SSTL 3.3V,
Class II
tIOIN
0.6
0.6
0.6
0.6
0.6
ns
tIOO Output Adjusters – Output Signal Modifiers
Slow Slew
Using Slow Slew
(LVTTL and
LVCMOS
Outputs Only)
tIOBUF,
tIOEN
0.9
0.9
0.9
0.9
0.9
ns
tIOO Output Adjusters – Output Configurations
LVTTL_out
Using 3.3V TTL
Drive
tIOBUF,
tIOEN,
tIODIS
1.2
1.2
1.2
1.2
1.2
ns
LVCMOS_18_4mA_out
Using 1.8V
CMOS Standard,
4mA Drive
tIOBUF,
tIOEN,
tIODIS
0.3
0.3
0.3
0.3
0.3
ns
LVCMOS_18_5.33mA_out
Using 1.8V
CMOS Standard,
5.33mA Drive
tIOBUF,
tIOEN,
tIODIS
0.3
0.3
0.3
0.3
0.3
ns
SELECT
DEVICES
DISCONTINUED
相關(guān)PDF資料
PDF描述
VE-B5Y-CX-F2 CONVERTER MOD DC/DC 3.3V 49.5W
REC3-2409SRW/H/B CONV DC/DC 3W 18-36VIN 09VOUT
A151J15C0GK5UAA CAP CER 150PF 200V 5% NP0 AXIAL
REC3-2405DR/H1/M CONV DC/DC 3W 24VIN +/-05VOUT
REC3-123.3SRW/H/B CONV DC/DC 3W 9-18VIN 3.3VOUT
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
LC5256MB-75FN256I 功能描述:CPLD - 復(fù)雜可編程邏輯器件 PROGRAM EXPANDED LOG RoHS:否 制造商:Lattice 系列: 存儲(chǔ)類型:EEPROM 大電池?cái)?shù)量:128 最大工作頻率:333 MHz 延遲時(shí)間:2.7 ns 可編程輸入/輸出端數(shù)量:64 工作電源電壓:3.3 V 最大工作溫度:+ 90 C 最小工作溫度:0 C 封裝 / 箱體:TQFP-100
LC5256MB-75FN484C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V, 2.5V and 1.8V In-System Programmable eXpanded Programmable Logic Device XPLD⑩ Family
LC5256MB-75FN484I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V, 2.5V and 1.8V In-System Programmable eXpanded Programmable Logic Device XPLD⑩ Family
LC5256MB-75FN672C 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V, 2.5V and 1.8V In-System Programmable eXpanded Programmable Logic Device XPLD⑩ Family
LC5256MB-75FN672I 制造商:LATTICE 制造商全稱:Lattice Semiconductor 功能描述:3.3V, 2.5V and 1.8V In-System Programmable eXpanded Programmable Logic Device XPLD⑩ Family