<rt id="y5h81"><label id="y5h81"><s id="y5h81"></s></label></rt><thead id="y5h81"></thead>
  • <dfn id="y5h81"></dfn>
    <form id="y5h81"></form>
  • <dl id="y5h81"></dl>
  • <thead id="y5h81"><tr id="y5h81"><label id="y5h81"></label></tr></thead>
    <big id="y5h81"></big>
  • 參數(shù)資料
    型號(hào): M1A3P600-FGG484I
    元件分類: FPGA
    英文描述: FPGA, 13824 CLBS, 600000 GATES, PBGA484
    封裝: 23 X 23 MM, 2.23 MM HEIGHT, 1 MM PITCH, GREEN, FBGA-484
    文件頁(yè)數(shù): 193/218頁(yè)
    文件大?。?/td> 6270K
    代理商: M1A3P600-FGG484I
    第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)當(dāng)前第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)第211頁(yè)第212頁(yè)第213頁(yè)第214頁(yè)第215頁(yè)第216頁(yè)第217頁(yè)第218頁(yè)
    ProASIC3 DC and Switching Characteristics
    2- 62
    v1.4
    Timing Characteristics
    Table 2-80 1.5 V LVCMOS High Slew
    Commercial-Case Conditions: TJ = 70°C, Worst-Case VCC = 1.425 V, Worst-Case VCCI = 1.4 V
    Applicable to Advanced I/O Banks
    Drive
    Strength
    Speed
    Grade
    tDOUT
    tDP
    tDIN
    tPY
    tEOUT
    tZL
    tZH
    tLZ
    tHZ
    tZLS
    tZHS
    Units
    2 mA
    Std.
    0.66
    8.36
    0.04
    1.44
    0.43
    6.82
    8.36
    3.39
    2.77
    9.06
    10.60
    ns
    –1
    0.56
    7.11
    0.04
    1.22
    0.36
    5.80
    7.11
    2.88
    2.35
    7.71
    9.02
    ns
    –2
    0.49
    6.24
    0.03
    1.07
    0.32
    5.10
    6.24
    2.53
    2.06
    6.76
    7.91
    ns
    4 mA
    Std.
    0.66
    5.31
    0.04
    1.44
    0.43
    4.85
    5.31
    3.74
    3.40
    7.09
    7.55
    ns
    –1
    0.56
    4.52
    0.04
    1.22
    0.36
    4.13
    4.52
    3.18
    2.89
    6.03
    6.42
    ns
    –2
    0.49
    3.97
    0.03
    1.07
    0.32
    3.62
    3.97
    2.79
    2.54
    5.29
    5.64
    ns
    6 mA
    Std.
    0.66
    4.67
    0.04
    1.44
    0.43
    4.55
    4.67
    3.82
    3.56
    6.78
    6.90
    ns
    –1
    0.56
    3.97
    0.04
    1.22
    0.36
    3.87
    3.97
    3.25
    3.03
    5.77
    5.87
    ns
    –2
    0.49
    3.49
    0.03
    1.07
    0.32
    3.40
    3.49
    2.85
    2.66
    5.07
    5.16
    ns
    8 mA
    Std.
    0.66
    4.08
    0.04
    1.44
    0.43
    4.15
    3.58
    3.94
    4.20
    6.39
    5.81
    ns
    –1
    0.56
    3.47
    0.04
    1.22
    0.36
    3.53
    3.04
    3.36
    3.58
    5.44
    4.95
    ns
    –2
    0.49
    3.05
    0.03
    1.07
    0.32
    3.10
    2.67
    2.95
    3.14
    4.77
    4.34
    ns
    12 mA
    Std.
    0.66
    4.08
    0.04
    1.44
    0.43
    4.15
    3.58
    3.94
    4.20
    6.39
    5.81
    ns
    –1
    0.56
    3.47
    0.04
    1.22
    0.36
    3.53
    3.04
    3.36
    3.58
    5.44
    4.95
    ns
    –2
    0.49
    3.05
    0.03
    1.07
    0.32
    3.10
    2.67
    2.95
    3.14
    4.77
    4.34
    ns
    Notes:
    1. Software default selection highlighted in gray.
    2. For specific junction temperature and voltage supply levels, refer to Table 2-6 on page 2-6 for derating
    values.
    相關(guān)PDF資料
    PDF描述
    M1A3P600-FGG484 FPGA, 13824 CLBS, 600000 GATES, 350 MHz, PBGA484
    M1A3P600-PQ208I FPGA, 13824 CLBS, 600000 GATES, PQFP208
    M1A3P600-PQ208 FPGA, 13824 CLBS, 600000 GATES, 350 MHz, PQFP208
    M1A3P600-PQG208I FPGA, 13824 CLBS, 600000 GATES, PQFP208
    M1A3P600-PQG208 FPGA, 13824 CLBS, 600000 GATES, 350 MHz, PQFP208
    相關(guān)代理商/技術(shù)參數(shù)
    參數(shù)描述
    M1A3P600-FPQ144 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs
    M1A3P600-FPQ144ES 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs
    M1A3P600-FPQ144I 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs
    M1A3P600-FPQ144PP 制造商:ACTEL 制造商全稱:Actel Corporation 功能描述:ProASIC3 Flash Family FPGAs
    M1A3P600-FPQ208 制造商:Microsemi Corporation 功能描述:FPGA PROASIC3 600K GATES 193MHZ 130NM 1.5V 208PQFP - Trays