參數(shù)資料
型號(hào): M30622SAGP
廠商: Mitsubishi Electric Corporation
英文描述: SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER
中文描述: 單片16位CMOS微機(jī)
文件頁數(shù): 25/276頁
文件大?。?/td> 3567K
代理商: M30622SAGP
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁當(dāng)前第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁
Mitsubishi microcomputers
M16C / 62 Group
SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER
Memory Space Expansion Functions
25
The data bank register is made up of the bank selection bits (bits 5 through 3) and the offset bit (bit 2). The
bank selection bits are used to set a bank number for accessing data lying between 40000
16
and
BFFFF
16
. Assigning 1 to the offset bit provides the means to set offsets covering 40000
16
.
Figure 1.8.5 shows the memory location and chip select areas in expansion mode 2.
The area relevant to CS0 ranges from 40000
16
through FFFFF
16
. As for the area from 40000
16
through
BFFFF
16
, the bank number set by use of the bank selection bits are output from the output terminals CS3
- CS1 only in accessing data. In fetching a program, bank 7 (111
2
area from C0000
16
through FFFFF
16
, bank 7 (111
2
) is output from CS3 - CS1 without regard to accessing
data or to fetching a program.
In accessing an area irrelevant to CS0, a chip select signal CS3 (4000
16
- 7FFF
16
), CS2 (8000
16
-
27FFF
16
), and CS1 (28000
16
- 3FFFF
16
) is output depending on the address as in the past.
Figure 1.8.6 shows an example of connecting the MCU with a 4-M byte ROM and to a 128-K byte SRAM.
Connect the chip select of 4-M byte ROM with CS0. Connect M16C’s CS3, CS2, and CS1 with address
inputs AD21, AD20, and AD19 respectively. Connect M16C’s output A19 with address input AD18. Fig-
ure 1.8.7 shows the relationship between addresses of the 4-M byte ROM and those of M16C.
A
e
(
M
n
x
e
3
e
x
r
n
0
a
a
6
m
l
2
p
m
M
l
e
e
C
m
,
o
f
o
M
c
r
o
e
c
n
s
r
o
n
i
p
e
n
r
c
e
o
t
i
x
c
n
p
e
g
a
s
t
n
s
h
s
o
e
i
r
M
n
m
C
m
o
d
U
o
e
d
)
w
e
i
t
h
2
t
i
i
o
2
17
8
M
3
0
6
2
2
M
C
D0 to D7
A
0
t
o
A
1
6
A17
A19
RD
CS0
W
R
CS1
CS2
CS3
4
-
M
b
y
t
e
R
O
M
D
Q
0
t
o
D
Q
7
AD0 to AD16
D
1
7
AD18
A
A
A
A
D
D
D
1
2
2
9
0
1
O
C
E
S
1
2
8
-
K
b
y
t
e
S
R
A
M
D
Q
0
t
o
D
Q
7
A
D
0
t
o
A
D
1
6
S
S
2
1
W
O
E
Note: If only one chip select terminal (S1 or S2) is present,
decoding by use of an external circuit is required.
In this mode, memory is
banked every 512 K bytes,
so that data access in differ-
ent banks requires switching
over banks. However, data
on bank boundaries when
offset bit = 0 can be ac-
cessed successively by set-
ting the offset bit to 1, be-
cause in which case the
memory address is offset by
40000
16
.
For example, two
bytes of data located at ad-
dresses 0FFFFF
16
and
100000
16
of 4-Mbyte ROM
can be accessed succes-
sively without having to
change the bank bit by set-
ting the offset bit to 1 and
then accessing addresses
07FFFF
16
and 800000
16
.
On the other hand, the
SRAM’s chip select assumes
that CS0=1 (not selected)
and CS2=0 (selected), so
CS2 with S1. If the SRAM
doesn’t have a bipolar chip
CS0 and CS2 externally.
Figure 1.8.6. An example of connecting the MCU with external
memories in expansion mode 2
相關(guān)PDF資料
PDF描述
M30622M8-196GP SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER
M30622MA-173FP SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER
M30622MA-179GP SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER
M30622MA-1E6FP Silver Mica Capacitor; Capacitance:5pF; Capacitance Tolerance: 0.5pF; Series:CM04; Voltage Rating:500VDC; Capacitor Dielectric Material:Mica; Termination:Radial Leaded; Lead Pitch:3.6mm; Leaded Process Compatible:No RoHS Compliant: No
M30622MA-569FP SINGLE-CHIP 16-BIT CMOS MICROCOMPUTER
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
M30622SA-XXXFP 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:16-BIT SINGLE-CHIP MICROCOMPUTER M16C FAMILY
M30622SA-XXXFS 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:16-BIT SINGLE-CHIP MICROCOMPUTER M16C FAMILY
M30622SA-XXXGP 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:16-BIT SINGLE-CHIP MICROCOMPUTER M16C FAMILY
M30622SC-XXXFP 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:16-BIT SINGLE-CHIP MICROCOMPUTER M16C FAMILY
M30622SC-XXXFS 制造商:RENESAS 制造商全稱:Renesas Technology Corp 功能描述:16-BIT SINGLE-CHIP MICROCOMPUTER M16C FAMILY