參數(shù)資料
型號(hào): MC68330FC16
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: 32-BIT, 16.78 MHz, MICROPROCESSOR, PQFP132
封裝: PLASTIC, QFP-132
文件頁數(shù): 21/261頁
文件大?。?/td> 1153K
代理商: MC68330FC16
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁當(dāng)前第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁
MOTOROLA
MC68330 USER'S MANUAL
5- 13
The SR shown in Figure 5-5 is 16 bits wide. Only 11 bits of the SR are defined, and all
undefined values are reserved by Motorola for future definition. The undefined bits are
read as zeros and should be written as zeros for future compatibility. The lower byte of the
SR is the CCR. Operations to the CCR can be performed at the supervisor or user
privilege level. All operations to the SR and CCR are word-size operations. For all CCR
operations, the upper byte is read as all zeros and is ignored when written, regardless of
privilege level.
The alternate function code registers (SFC and DFC) are 32-bit registers with only bits 2—
0 implemented. These bits contain address space values (FC2 to FC0) for the read or
write operand of the MOVES instruction. The MOVEC instruction is used to transfer values
to and from the alternate function code registers. These are long-word transfers — the
upper 29 bits are read as zeros and are ignored when written.
5.2.3.2 ORGANIZATION IN MEMORY. Memory is organized on a byte-addressable basis.
An address corresponds to a high-order byte. For example, the address (N) of a long-word
data item is the address of the most significant byte of the high-order word. The address of
the most significant byte of the low-order word is (N
+ 2), and the address of the least
significant byte of the long word is (N
+ 3). The CPU32 requires data words and long
words, as well as instruction words, to be aligned on word boundaries. Data misalignment
is not supported. Figure 5-8 shows how operands and instructions are organized in
memory. Note that (N
+ X) is below (N) — that is, address value increases as one moves
down the page.
5.3 DATA ORGANIZATION AND ADDRESSING CAPABILITIES
The addressing mode of an instruction can specify the value of an operand (an immediate
operand), a register that contains the operand (register direct addressing mode), or how
the effective address of an operand in memory is derived. An assembler syntax has been
defined for each addressing mode.
Figure 5-9 shows the general format of the single effective-address-instruction operation
word. The effective address field specifies the addressing mode for an operand that can
use one of the numerous defined modes. The designation is composed of two 3-bit fields,
the mode field and the register field. The value in the mode field selects a mode or a set of
modes. The register field specifies a register for the mode or a submode for modes that do
not use registers.
Many instructions imply the addressing mode for only one of the operands. The formats of
these instructions include appropriate fields for operands that use only a single addressing
mode.
相關(guān)PDF資料
PDF描述
MC68332AMPV16 32-BIT, 16.78 MHz, MICROCONTROLLER, PQFP144
MC68332GMPV20 32-BIT, 20.97 MHz, MICROCONTROLLER, PQFP144
MC68332AVPV16 32-BIT, 16.78 MHz, MICROCONTROLLER, PQFP144
MC68332GMPV16 32-BIT, 16.78 MHz, MICROCONTROLLER, PQFP144
SPAKMC332GMPV20 32-BIT, 20.97 MHz, MICROCONTROLLER, PQFP144
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68330FE16 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor
MC68330FE16V 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor
MC68330FE25 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor
MC68330FE8V 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor
MC68330FG16 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Integrated CPU32 Processor