參數(shù)資料
型號: MC68HC05L16
廠商: Motorola, Inc.
英文描述: 80-Pin Microcontroller Unit (MCU) With Highly Sophisticated On-Chip Peripheral Functions(80腳、8位帶高級外圍電路功能的微控制器單元)
中文描述: 80管腳微控制器與高(MCU)的一套成熟的片上外設功能(80腳,8位帶高級外圍電路功能的微控制器單元)
文件頁數(shù): 135/200頁
文件大小: 1937K
代理商: MC68HC05L16
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁當前第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁
Timer System
Timer 2
MC68HC(7)05L16
Rev. 3.0
General Release Specification
MOTOROLA
Timer System
135
L
G
R
9.4.7 Event Output (EVO)
The EVO pin is the clock output pin of timer 2. The compare output from
the timer 2 (CMP2) is divided in this block for 50% duty output signal.
This 1/2 divider is initialized to the level of the OL2 bit when the timer
counter 2 is written to by the CPU (initialized). When the OE2 bit in the
timer control register 2 (TCR2) is set, the EVO output is activated, and,
when OE2 is cleared, EVO is deactivated. These controls must be done
synchronously to the EVO output signal to avoid an incomplete pulse on
the pin. The OL2 bit in the TCR2 decides which edge of EVO should be
synchronized.
When the DDRC5 bit is set or the synchronized output enable is high
(clock on), the output buffer at the EVO/PC5 pin is enabled. If the
DDRC5 bit is set to 1, the pin state during the idling condition (clock off)
depends on the PC5 output data latch. If the DDRC5 bit is cleared, the
pin becomes high impedance during clock off.
Figure 9-15. EVO Block Diagram
1/2
D
C
Q
SEL
PC5
EVO
OE2
OL2
CMP2
CNTR2
WRITE
PC5 (OUT)
PC5 (IN)
DDRC5
1
0
相關PDF資料
PDF描述
MC68HC05P18A Low Cost HCMOS Microcontroller(低成本、8位HCMOS微控制器)
MC68HC05P4A 28-pin MCU (microcontroller unit) based on the MC68HC05P4(28引腳、基于MC68HC05P4升級的8位微控制器單元)
MC68HC05PV8A Low Cost HCMOS Microcontroller(低成本、8位HCMOS微控制器)
MC68HC05SR3 8-Bit Microcontroller Units (MCU).(8位微控制器)
MC68HC05V7 8-Bit Microcontroller Units (MCU).(8位微控制器)
相關代理商/技術參數(shù)
參數(shù)描述
MC68HC05L16CFU 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Microcontrollers
MC68HC05L16FU 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Microcontrollers
MC68HC05L2 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:High-density complementary metal oxide semiconductor (HCMOS) microcontroller unit
MC68HC05L25 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Microcontrollers
MC68HC05L25FA 制造商:FREESCALE 制造商全稱:Freescale Semiconductor, Inc 功能描述:Microcontrollers