參數(shù)資料
型號(hào): MC68HC08AZ60AMFU
廠商: MOTOROLA INC
元件分類: 微控制器/微處理器
英文描述: Microcontrollers
中文描述: 8-BIT, MROM, 8.4 MHz, MICROCONTROLLER, PQFP64
封裝: QFP-64
文件頁數(shù): 116/480頁
文件大小: 2331K
代理商: MC68HC08AZ60AMFU
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁當(dāng)前第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁第285頁第286頁第287頁第288頁第289頁第290頁第291頁第292頁第293頁第294頁第295頁第296頁第297頁第298頁第299頁第300頁第301頁第302頁第303頁第304頁第305頁第306頁第307頁第308頁第309頁第310頁第311頁第312頁第313頁第314頁第315頁第316頁第317頁第318頁第319頁第320頁第321頁第322頁第323頁第324頁第325頁第326頁第327頁第328頁第329頁第330頁第331頁第332頁第333頁第334頁第335頁第336頁第337頁第338頁第339頁第340頁第341頁第342頁第343頁第344頁第345頁第346頁第347頁第348頁第349頁第350頁第351頁第352頁第353頁第354頁第355頁第356頁第357頁第358頁第359頁第360頁第361頁第362頁第363頁第364頁第365頁第366頁第367頁第368頁第369頁第370頁第371頁第372頁第373頁第374頁第375頁第376頁第377頁第378頁第379頁第380頁第381頁第382頁第383頁第384頁第385頁第386頁第387頁第388頁第389頁第390頁第391頁第392頁第393頁第394頁第395頁第396頁第397頁第398頁第399頁第400頁第401頁第402頁第403頁第404頁第405頁第406頁第407頁第408頁第409頁第410頁第411頁第412頁第413頁第414頁第415頁第416頁第417頁第418頁第419頁第420頁第421頁第422頁第423頁第424頁第425頁第426頁第427頁第428頁第429頁第430頁第431頁第432頁第433頁第434頁第435頁第436頁第437頁第438頁第439頁第440頁第441頁第442頁第443頁第444頁第445頁第446頁第447頁第448頁第449頁第450頁第451頁第452頁第453頁第454頁第455頁第456頁第457頁第458頁第459頁第460頁第461頁第462頁第463頁第464頁第465頁第466頁第467頁第468頁第469頁第470頁第471頁第472頁第473頁第474頁第475頁第476頁第477頁第478頁第479頁第480頁
A
M
1
C
M
C
Bit Manipulation
DIR
Branch
REL
Read-Modify-Write
INH
Control
INH
Register/Memory
IX2
DIR
DIR
INH
IX1
SP1
IX
INH
IMM
DIR
EXT
SP2
IX1
SP1
IX
0
1
2
3
4
5
6
9E6
7
8
9
A
B
C
D
9ED
E
9EE
F
0
5
BRSET0
3
DIR
5
4
BSET0
2
DIR
4
3
BRA
2
REL
3
4
NEG
2
DIR
5
1
NEGA
1
INH
4
1
NEGX
1
INH
4
4
NEG
2
IX1
5
5
NEG
SP1
6
CBEQ
4
3
3
NEG
1
IX
4
7
RTI
INH
4
RTS
INH
1
3
BGE
2
REL
3
BLT
REL
3
BGT
REL
3
BLE
REL
2
TXS
INH
2
TSX
INH
2
SUB
2
IMM
2
3
SUB
2
DIR
3
4
SUB
3
EXT
4
4
SUB
IX2
4
CMP
IX2
3
5
SUB
4
SP2
5
3
SUB
2
IX1
3
4
SUB
3
SP1
4
2
SUB
1
IX
2
1
BRCLR0
3
DIR
BCLR0
2
DIR
4
BRN
REL
3
BHI
REL
3
BLS
REL
3
BCC
REL
3
BCS
REL
3
BNE
REL
3
BEQ
REL
3
BHCC
2
2
CBEQ
3
DIR
CBEQA
3
IMM
5
CBEQX
3
IMM
7
DIV
INH
1
COMX
1
CBEQ
3 IX1+
SP1
CBEQ
2
IX+
2
1
2
CMP
2
IMM
2
CMP
2
DIR
3
CMP
3
EXT
4
3
CMP
4
SP2
5
CMP
2
IX1
3
CMP
3
SP1
4
CMP
1
IX
2
2
5
BRSET1
3
DIR
5
BSET1
2
DIR
4
2
MUL
1
INH
1
1
3
NSA
1
INH
4
DAA
1
INH
3
2
SBC
2
IMM
2
SBC
2
DIR
3
SBC
3
EXT
4
4
SBC
IX2
4
CPX
IX2
4
AND
IX2
4
BIT
IX2
4
LDA
IX2
4
STA
IX2
4
EOR
IX2
4
ADC
IX2
4
ORA
IX2
4
ADD
IX2
4
JMP
IX2
6
JSR
IX2
4
LDX
IX2
4
STX
IX2
3
SBC
4
SP2
5
SBC
2
IX1
3
SBC
3
SP1
4
SBC
1
IX
2
3
BRCLR1
3
DIR
BCLR1
2
DIR
4
2
4
COM
2
DIR
4
COMA
1
INH
1
INH
1
COM
IX1
2
5
COM
3
SP1
5
COM
1
IX
3
9
SWI
INH
2
TAP
INH
1
TPA
INH
2
PULA
INH
1
2
CPX
2
IMM
2
CPX
2
DIR
3
CPX
3
EXT
4
3
CPX
4
SP2
5
CPX
2
IX1
3
CPX
3
SP1
4
CPX
1
IX
2
4
5
BRSET2
3
DIR
5
BSET2
2
DIR
4
2
LSR
DIR
4
STHX
DIR
2
LSRA
1
INH
3
LSRX
1
INH
4
4
LSR
2
IX1
3
LSR
3
SP1
LSR
IX
1
1
1
AND
2
IMM
2
BIT
IMM
2
LDA
IMM
2
AIS
IMM
2
EOR
IMM
2
ADC
IMM
2
ORA
IMM
2
ADD
IMM
AND
DIR
3
BIT
DIR
3
LDA
DIR
3
STA
DIR
3
EOR
DIR
3
ADC
DIR
3
ORA
DIR
3
ADD
DIR
2
JMP
DIR
4
JSR
DIR
3
LDX
DIR
3
STX
DIR
2
AND
EXT
4
BIT
EXT
4
LDA
EXT
4
STA
EXT
4
EOR
EXT
4
ADC
EXT
4
ORA
EXT
4
ADD
EXT
3
JMP
EXT
5
JSR
EXT
4
LDX
EXT
4
STX
EXT
3
3
AND
4
SP2
5
BIT
SP2
5
LDA
SP2
5
STA
SP2
5
EOR
SP2
5
ADC
SP2
5
ORA
SP2
5
ADD
SP2
AND
2
IX1
3
AND
3
SP1
4
BIT
SP1
4
LDA
SP1
4
STA
SP1
4
EOR
SP1
4
ADC
SP1
4
ORA
SP1
4
ADD
SP1
AND
IX
1
5
BRCLR2
3
DIR
BCLR2
2
DIR
4
2
2
LDHX
3
IMM
1
LDHX
2
DIR
1
CPHX
3
IMM
4
4
CPHX
2
DIR
3
1
1
2
2
3
3
4
BIT
2
IX1
3
3
2
BIT
IX
1
6
5
BRSET3
3
DIR
5
BSET3
2
DIR
4
2
4
ROR
DIR
4
ASR
DIR
4
LSL
DIR
4
ROL
DIR
4
DEC
DIR
5
DBNZ
DIR
2
RORA
1
INH
1
RORX
1
INH
1
ROR
2
IX1
4
5
ROR
3
SP1
5
ROR
IX
1
1
2
2
3
3
4
LDA
2
IX1
3
3
2
LDA
IX
1
7
BRCLR3
3
DIR
BCLR3
2
DIR
4
2
2
ASRA
1
INH
1
ASRX
1
INH
1
ASR
2
IX1
4
ASR
3
SP1
5
LSL
SP1
5
ROL
SP1
5
DEC
SP1
6
DBNZ
SP1
5
INC
SP1
4
TST
SP1
3
ASR
1
IX
3
2
PSHA
1
INH
2
1
TAX
1
INH
1
2
2
3
3
4
STA
2
IX1
3
3
2
STA
IX
1
8
5
BRSET4
3
DIR
5
BSET4
2
DIR
4
REL
3
2
LSLA
1
INH
1
LSLX
1
INH
1
LSL
IX1
4
ROL
IX1
4
DEC
IX1
5
DBNZ
IX1
2
3
LSL
1
IX
3
PULX
1
INH
2
CLC
1
INH
1
2
2
3
3
4
EOR
2
IX1
3
3
2
EOR
IX
1
9
BRCLR4
3
DIR
BCLR4
2
DIR
4
BHCS
2
REL
3
BPL
REL
3
BMI
REL
3
BMC
REL
3
BMS
REL
3
BIL
REL
3
BIH
REL
2
ROLA
1
INH
1
ROLX
1
INH
1
2
3
ROL
1
IX
3
PSHX
1
INH
2
SEC
1
INH
2
CLI
INH
2
SEI
INH
1
RSP
INH
1
NOP
INH
2
2
3
3
4
ADC
2
IX1
3
3
2
ADC
IX
1
A
5
BRSET5
3
DIR
5
BSET5
2
DIR
4
2
2
DECA
1
INH
3
DECX
1
INH
3
2
3
DEC
IX
1
PULH
INH
1
1
2
2
3
3
4
ORA
2
IX1
3
3
2
ORA
IX
1
B
BRCLR5
3
DIR
BCLR5
2
DIR
4
2
3
DBNZA
2
INH
1
DBNZX
2
INH
1
3
4
4
DBNZ
IX
2
2
PSHH
INH
1
1
2
2
3
3
4
ADD
2
IX1
3
3
2
ADD
IX
1
C
5
BRSET6
3
DIR
5
BSET6
2
DIR
4
2
4
INC
2
DIR
3
INCA
1
INH
1
INCX
1
INH
1
4
INC
2
IX1
3
3
3
INC
1
IX
2
1
CLRH
1
INH
1
2
3
3
JMP
IX1
5
JSR
IX1
3
LDX
IX1
3
STX
IX1
2
2
JMP
IX
1
D
BRCLR6
3
DIR
BCLR6
2
DIR
4
2
TST
2
DIR
TSTA
1
INH
5
TSTX
1
INH
4
TST
IX1
4
MOV
IMD
3
CLR
IX1
2
3
TST
1
IX
4
1
4
BSR
2
REL
2
2
3
3
2
4
JSR
1
IX
2
E
5
BRSET7
3
DIR
5
BSET7
2
DIR
4
2
MOV
3
DD
1
MOV
2 DIX+
3
MOV
2 IX+D
1
STOP
INH
1
*
LDX
2
IMM
2
AIX
IMM
2
3
3
5
LDX
4
SP2
5
2
4
LDX
3
SP1
4
LDX
IX
1
F
BRCLR7
3
DIR
BCLR7
2
DIR
2
3
CLR
DIR
2
CLRA
1
INH
1
CLRX
1
INH
2
4
CLR
SP1
3
2
CLR
IX
1
1
WAIT
INH
1
1
TXA
1
INH
2
2
3
3
STX
4
SP2
2
STX
3
SP1
2
STX
IX
1
INH Inherent
IMM Immediate
DIR Direct
EXT Extended
DD
Direct-Direct
IX+D Indexed-Direct
*
Pre-byte for stack pointer indexed instructions
REL Relative
IX
Indexed, No Offset
IX1
Indexed, 8-Bit Offset
IX2
Indexed, 16-Bit Offset
IMD Immediate-Direct
DIX+ Direct-Indexed
SP1 Stack Pointer, 8-Bit Offset
SP2 Stack Pointer, 16-Bit Offset
IX+
Indexed, No Offset with
Post Increment
IX1+ Indexed, 1-Byte Offset with
Post Increment
0
High Byte of Opcode in Hexadecimal
Low Byte of Opcode in Hexadecimal
0
5
BRSET0
3
DIR
Cycles
Opcode Mnemonic
Number of Bytes / Addressing Mode
Table 7-2. Opcode Map
MSB
LSB
MSB
LSB
相關(guān)PDF資料
PDF描述
MC68HC08AZ60AVFU CONTACT
MC68HC08AZ60A Microcontrollers
MC68HC08AZ60ACFU Microcontrollers
MC68HC08GR8 Low-Cost, High-Performance M68HC08 Family of 8-Bit Microcontroller Units (MCUs),ROM version of the MC68HC908GR8(低成本、高性能M68HC08系列的8位微控制器(MCUs):MC68HC908GR8的ROM版本)
MC68HC08JB1 Low-Cost, High-Performance M68HC08 Family of 8-Bit Microcontroller Units (MCUs)(低成本、高性能M68HC08系列的8位微控制器(MCUs))
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
MC68HC08AZ60AVFU 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Microcontrollers
MC68HC08AZ60CFU 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Advance Information
MC68HC08AZ60MFU 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Advance Information
MC68HC08AZ60VFU 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:Advance Information
MC68HC08BD24 制造商:MOTOROLA 制造商全稱:Motorola, Inc 功能描述:HCMOS Microcontroller Unit