參數(shù)資料
型號: TMS320C6747BZKB4
廠商: TEXAS INSTRUMENTS INC
元件分類: 數(shù)字信號處理
英文描述: OTHER DSP, PBGA256
封裝: PLASTIC, BGA-256
文件頁數(shù): 39/219頁
文件大?。?/td> 1557K
代理商: TMS320C6747BZKB4
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁當前第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁
ADV
ANCEINFORMA
TION
www.ti.com
SPRS377D – SEPTEMBER 2008 – REVISED AUGUST 2010
Table 6-61. Additional(1) SPI0 Slave Timings, 5-Pin Option(2) (3)
No.
PARAMATER
MIN
MAX
UNIT
Required delay from SPI0_SCS asserted at slave to first
25
td(SCSL_SPC)S
2P
ns
SPI0_CLK edge at slave.
Polarity = 0, Phase = 0,
0.5tc(SPC)M + P + 5
from SPI0_CLK falling
Polarity = 0, Phase = 1,
P + 5
Required delay from final
from SPI0_CLK falling
26
td(SPC_SCSH)S
SPI0_CLK edge before
ns
Polarity = 1, Phase = 0,
SPI0_SCS is deasserted.
0.5tc(SPC)M + P + 5
from SPI0_CLK rising
Polarity = 1, Phase = 1,
P + 5
from SPI0_CLK rising
Delay from master asserting SPI0_SCS to slave driving
27
tena(SCSL_SOMI)S
P + 18.5
ns
SPI0_SOMI valid
Delay from master deasserting SPI0_SCS to slave 3-stating
28
tdis(SCSH_SOMI)S
P + 18.5
ns
SPI0_SOMI
Delay from master deasserting SPI0_SCS to slave driving
29
tena(SCSL_ENA)S
18.5
ns
SPI0_ENA valid
Polarity = 0, Phase = 0,
2.5 P + 18.5
from SPI0_CLK falling
Polarity = 0, Phase = 1,
Delay from final clock receive
2.5 P + 18.5
from SPI0_CLK rising
edge on SPI0_CLK to slave
30
tdis(SPC_ENA)S
ns
3-stating or driving high
Polarity = 1, Phase = 0,
2.5 P + 18.5
SPI0_ENA.(4)
from SPI0_CLK rising
Polarity = 1, Phase = 1,
2.5 P + 18.5
from SPI0_CLK falling
(1)
These parameters are in addition to the general timings for SPI slave modes (Table 6-55).
(2)
P = SYSCLK2 period
(3)
Figure shows only Polarity = 0, Phase = 0 as an example. Table gives parameters for all four slave clocking modes.
(4)
SPI0_ENA is driven low after the transmission completes if the SPIINT0.ENABLE_HIGHZ bit is programmed to 0. Otherwise it is
3-stated. If 3-stated, an external pullup resistor should be used to provide a valid level to the master. This option is useful when tying
several SPI slave devices to a single master.
Table 6-62. General Timing Requirements for SPI1 Master Modes(1)
No.
PARAMATER
MIN
MAX
UNIT
1
tc(SPC)M
Cycle Time, SPI1_CLK, All Master Modes
greater of 3P or 20 ns
256P
ns
2
tw(SPCH)M
Pulse Width High, SPI1_CLK, All Master Modes
0.5tc(SPC)M - 1
ns
3
tw(SPCL)M
Pulse Width Low, SPI1_CLK, All Master Modes
0.5tc(SPC)M - 1
ns
Polarity = 0, Phase = 0,
5
to SPI1_CLK rising
Polarity = 0, Phase = 1,
- 0.5tc(SPC)M + 5
Delay, initial data bit valid
to SPI1_CLK rising
4
td(SIMO_SPC)M
on SPI1_SIMO to initial
ns
Polarity = 1, Phase = 0,
edge on SPI1_CLK(2)
5
to SPI1_CLK falling
Polarity = 1, Phase = 1,
- 0.5tc(SPC)M + 5
to SPI1_CLK falling
Polarity = 0, Phase = 0,
5
from SPI1_CLK rising
Polarity = 0, Phase = 1,
5
Delay, subsequent bits
from SPI1_CLK falling
5
td(SPC_SIMO)M
valid on SPI1_SIMO after
ns
Polarity = 1, Phase = 0,
transmit edge of SPI1_CLK
5
from SPI1_CLK falling
Polarity = 1, Phase = 1,
5
from SPI1_CLK rising
(1)
P = SYSCLK2 period
(2)
First bit may be MSB or LSB depending upon SPI configuration. MO(0) refers to first bit and MO(n) refers to last bit output on
SPI1_SIMO. MI(0) refers to the first bit input and MI(n) refers to the last bit input on SPI1_SOMI.
Copyright 2008–2010, Texas Instruments Incorporated
Peripheral Information and Electrical Specifications
133
Product Folder Link(s): TMS320C6745/6747
相關PDF資料
PDF描述
TMS320LF2407APGEA 16-BIT, 20 MHz, OTHER DSP, PQFP144
TMS426409AP-60DJ 4M X 4 EDO DRAM, 60 ns, PDSO24
TMS426809AP-70DGC 2M X 8 EDO DRAM, 70 ns, PDSO28
TMS44400DJ-80 1M X 4 FAST PAGE DRAM, 80 ns, PDSO20
TMS470R1B768PGEQR 32-BIT, FLASH, 60 MHz, RISC MICROCONTROLLER, PQFP144
相關代理商/技術參數(shù)
參數(shù)描述
TMS320C6747BZKBA3 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Fixed/Floating-Point Digital Signal Proc RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320C6747BZKBD4 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Floating-Pt Dig Sig Proc RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320C6747BZKBT3 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Fixed/Floating-Point Digital Signal Proc RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320C6747CZKB3 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Fix/Floating-Pt DSP RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT
TMS320C6747CZKB4 功能描述:數(shù)字信號處理器和控制器 - DSP, DSC Fix/Floating-Pt DSP RoHS:否 制造商:Microchip Technology 核心:dsPIC 數(shù)據(jù)總線寬度:16 bit 程序存儲器大小:16 KB 數(shù)據(jù) RAM 大小:2 KB 最大時鐘頻率:40 MHz 可編程輸入/輸出端數(shù)量:35 定時器數(shù)量:3 設備每秒兆指令數(shù):50 MIPs 工作電源電壓:3.3 V 最大工作溫度:+ 85 C 封裝 / 箱體:TQFP-44 安裝風格:SMD/SMT