Table 6-74. Switching Characteristics Over Recommended Operating Con" />
參數(shù)資料
型號(hào): TMX320DM365BZCE
廠(chǎng)商: Texas Instruments
文件頁(yè)數(shù): 85/210頁(yè)
文件大?。?/td> 0K
描述: IC DIGITAL MEDIA SOC 338NFBGA
標(biāo)準(zhǔn)包裝: 160
系列: TMS320DM3x, DaVinci™
類(lèi)型: 數(shù)字媒體片內(nèi)系統(tǒng)(DMSoC)
接口: HPI,I²C,McBSP,MMC,SD,SPI,UART,USB
時(shí)鐘速率: 300MHz
非易失內(nèi)存: ROM(16 kB)
芯片上RAM: 32kB
電壓 - 輸入/輸出: 1.8V,3.3V
電壓 - 核心: 1.35V
工作溫度: 0°C ~ 85°C
安裝類(lèi)型: 表面貼裝
封裝/外殼: 338-LFBGA
供應(yīng)商設(shè)備封裝: 338-NFBGA(13x13)
包裝: 托盤(pán)
第1頁(yè)第2頁(yè)第3頁(yè)第4頁(yè)第5頁(yè)第6頁(yè)第7頁(yè)第8頁(yè)第9頁(yè)第10頁(yè)第11頁(yè)第12頁(yè)第13頁(yè)第14頁(yè)第15頁(yè)第16頁(yè)第17頁(yè)第18頁(yè)第19頁(yè)第20頁(yè)第21頁(yè)第22頁(yè)第23頁(yè)第24頁(yè)第25頁(yè)第26頁(yè)第27頁(yè)第28頁(yè)第29頁(yè)第30頁(yè)第31頁(yè)第32頁(yè)第33頁(yè)第34頁(yè)第35頁(yè)第36頁(yè)第37頁(yè)第38頁(yè)第39頁(yè)第40頁(yè)第41頁(yè)第42頁(yè)第43頁(yè)第44頁(yè)第45頁(yè)第46頁(yè)第47頁(yè)第48頁(yè)第49頁(yè)第50頁(yè)第51頁(yè)第52頁(yè)第53頁(yè)第54頁(yè)第55頁(yè)第56頁(yè)第57頁(yè)第58頁(yè)第59頁(yè)第60頁(yè)第61頁(yè)第62頁(yè)第63頁(yè)第64頁(yè)第65頁(yè)第66頁(yè)第67頁(yè)第68頁(yè)第69頁(yè)第70頁(yè)第71頁(yè)第72頁(yè)第73頁(yè)第74頁(yè)第75頁(yè)第76頁(yè)第77頁(yè)第78頁(yè)第79頁(yè)第80頁(yè)第81頁(yè)第82頁(yè)第83頁(yè)第84頁(yè)當(dāng)前第85頁(yè)第86頁(yè)第87頁(yè)第88頁(yè)第89頁(yè)第90頁(yè)第91頁(yè)第92頁(yè)第93頁(yè)第94頁(yè)第95頁(yè)第96頁(yè)第97頁(yè)第98頁(yè)第99頁(yè)第100頁(yè)第101頁(yè)第102頁(yè)第103頁(yè)第104頁(yè)第105頁(yè)第106頁(yè)第107頁(yè)第108頁(yè)第109頁(yè)第110頁(yè)第111頁(yè)第112頁(yè)第113頁(yè)第114頁(yè)第115頁(yè)第116頁(yè)第117頁(yè)第118頁(yè)第119頁(yè)第120頁(yè)第121頁(yè)第122頁(yè)第123頁(yè)第124頁(yè)第125頁(yè)第126頁(yè)第127頁(yè)第128頁(yè)第129頁(yè)第130頁(yè)第131頁(yè)第132頁(yè)第133頁(yè)第134頁(yè)第135頁(yè)第136頁(yè)第137頁(yè)第138頁(yè)第139頁(yè)第140頁(yè)第141頁(yè)第142頁(yè)第143頁(yè)第144頁(yè)第145頁(yè)第146頁(yè)第147頁(yè)第148頁(yè)第149頁(yè)第150頁(yè)第151頁(yè)第152頁(yè)第153頁(yè)第154頁(yè)第155頁(yè)第156頁(yè)第157頁(yè)第158頁(yè)第159頁(yè)第160頁(yè)第161頁(yè)第162頁(yè)第163頁(yè)第164頁(yè)第165頁(yè)第166頁(yè)第167頁(yè)第168頁(yè)第169頁(yè)第170頁(yè)第171頁(yè)第172頁(yè)第173頁(yè)第174頁(yè)第175頁(yè)第176頁(yè)第177頁(yè)第178頁(yè)第179頁(yè)第180頁(yè)第181頁(yè)第182頁(yè)第183頁(yè)第184頁(yè)第185頁(yè)第186頁(yè)第187頁(yè)第188頁(yè)第189頁(yè)第190頁(yè)第191頁(yè)第192頁(yè)第193頁(yè)第194頁(yè)第195頁(yè)第196頁(yè)第197頁(yè)第198頁(yè)第199頁(yè)第200頁(yè)第201頁(yè)第202頁(yè)第203頁(yè)第204頁(yè)第205頁(yè)第206頁(yè)第207頁(yè)第208頁(yè)第209頁(yè)第210頁(yè)
SPRS457E
– MARCH 2009 – REVISED JUNE 2011
Table 6-74. Switching Characteristics Over Recommended Operating Conditions for McBSP(1) (2) (3)
DEVICE
NO.
PARAMETER
UNIT
MIN
MAX
CLKR/X int
2(4) (5) tc(CKRX)
Cycle time, CLKR/X
38.5 or 2P
ns
CLKR/X ext
17
td(CLKS-CLKRX)
Delay time, CLKS high to internal CLKR/X
CLKR/X int
1
24
CLKR/X int
19.25 - 1 or P - 1
3(6)
tw(CKRX)
Pulse duration, CLKR/X high or CLKR/X low
ns
CLKR/X ext
19.25 or P
CLKR int
-4
8
4
td(CKRH-FRV)
Delay time, CLKR high to internal FSR valid
ns
CLKR ext
3
25
CLKX int
-4
8
9
td(CKXH-FXV)
Delay time, CLKX high to internal FSX valid
ns
CLKX ext
3
25
CLKX int
12
ns
tdis(CKXH-
Disable time, DX high impedance following last data
12
DXHZ)
bit from CLKX high
CLKX ext
25
ns
CLKX int
-5 + D1(7)
12 + D2(7)
ns
13
td(CKXH-DXV)
Delay time, CLKX high to DX valid
CLKX ext
3 + D1(7)
25 + D2(7)
ns
Delay time, FSX high to DX valid
FSX int
0 + D1(8)
14 + D2(8)
14
td(FXH-DXV)
ONLY applies when in data
ns
FSX ext
0 + D1(8)
25 + D2(8)
delay 0 (XDATDLY = 00b) mode
(1)
CLKRP = CLKXP = FSRP = FSXP = 0. If polarity of any of the signals is inverted, then the timing references of that signal are also
inverted.
(2)
Minimum delay times also represent minimum output hold times.
(3)
P = (1/SYSCLK4), where SYSCLK4 is an output clock of PLLC1 (see Section 3.3) .
(4)
Use whichever value is greater. Minimum CLKR/X cycle times must be met, even when CLKR/X is generated by an internal clock
source.
(5)
The minimum CLKR/X cycle times are based on internal logic speed; the maximum usable speed may be lower due to EDMA limitations
and AC timing requirements. Use whichever value is greater.
(6)
C = H or L
S = sample rate generator input clock = P if CLKSM = 1 (P = SYSCLK3 period)
S = sample rate generator input clock = P_clks if CLKSM = 0 (P_clks = CLKS period)
H = CLKX high pulse width = (CLKGDV/2 + 1) * S if CLKGDV is even
H = (CLKGDV + 1)/2 * S if CLKGDV is odd
L = CLKX low pulse width = (CLKGDV/2) * S if CLKGDV is even
L = (CLKGDV + 1)/2 * S if CLKGDV is odd
CLKGDV should be set appropriately to ensure the McBSP bit rate does not exceed the maximum limit.
(7)
Extra delay from CLKX high to DX valid applies only to the first data bit of a device, if and only if DXENA = 1 in SPCR.
If DXENA = 0, then D1 = D2 = 0
If DXENA = 1, then D1 = 6P, D2 = 12P
(8)
Extra delay from FSX high to DX valid applies only to the first data bit of a device, if and only if DXENA = 1 in SPCR.
If DXENA = 0, then D1 = D2 = 0
If DXENA = 1, then D1 = 6P, D2 = 12P
Copyright
2009–2011, Texas Instruments Incorporated
Peripheral Information and Electrical Specifications
175
Product Folder Link(s): TMS320DM365
相關(guān)PDF資料
PDF描述
TMX320F28069UPFPA IC MCU 32BIT 128KB FLASH 80HTQFP
TPS2371PWRG4 IC PWR INTRFCE SW FOR POE 8TSSOP
TS3A24157RSERG4 IC SWITCH DUAL SPDT 10UQFN
TS5A3159MDBVREP IC SWITCH SPDT SOT23-6
TS87C51RB2-MCB IC MCU 8BIT 16K OTP 40MHZ 44PLCC
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
TMX320DM365BZCE40 制造商:Texas Instruments 功能描述:SOC MICROPROCESSOR 1.42V 338-PIN NFBGA - Trays
TMX320DM365ZCE21F 制造商:TI 制造商全稱(chēng):Texas Instruments 功能描述:Digital Media System-on-Chip (DMSoC)
TMX320DM365ZCE27F 制造商:TI 制造商全稱(chēng):Texas Instruments 功能描述:Digital Media System-on-Chip (DMSoC)
TMX320DM365ZCE30F 制造商:TI 制造商全稱(chēng):Texas Instruments 功能描述:Digital Media System-on-Chip (DMSoC)
TMX320DM365ZCED21F 制造商:TI 制造商全稱(chēng):Texas Instruments 功能描述:Digital Media System-on-Chip (DMSoC)