參數(shù)資料
型號: XC2C256-7CPG132I
廠商: Xilinx Inc
文件頁數(shù): 2/16頁
文件大?。?/td> 0K
描述: IC CR-II CPLD 256MCELL 132CSBGA
標(biāo)準(zhǔn)包裝: 360
系列: CoolRunner II
可編程類型: 系統(tǒng)內(nèi)可編程
最大延遲時間 tpd(1): 6.7ns
電壓電源 - 內(nèi)部: 1.7 V ~ 1.9 V
邏輯元件/邏輯塊數(shù)目: 16
宏單元數(shù): 256
門數(shù): 6000
輸入/輸出數(shù): 106
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 132-TFBGA,CSPBGA
供應(yīng)商設(shè)備封裝: 132-CSPBGA(8x8)
包裝: 托盤
配用: 122-1573-ND - KIT STARTER COOLRUNNER-II LP/LC
122-1512-ND - KIT DESIGN CPLD W/BATT HOLDER
CoolRunner-II CPLD Family
10
DS090 (v3.1) September 11, 2008
Product Specification
R
Design Security
Designs can be secured during programming to prevent
either accidental overwriting or pattern theft via readback.
Four independent levels of security are provided on-chip,
eliminating any electrical or visual detection of configuration
patterns. These security bits can be reset only by erasing
the entire device. See WP170 for more detail.
Figure 9: Macrocell Clock Chain with DualEDGE Option Shown
Figure 10: CoolCLOCK Created by Cascading Clock Divider and DualEDGE Option
GCK0
GCK1
GCK2
CLK_CT
PTC
DS090_09_121201
D/T
CE
CK
FIF
Latch
DualEDGE
Q
GCK0
GCK1
GCK2
CTC
PTC
D/T
CE
CK
FIF
Latch
DualEDGE
Q
Clock
In
÷2
÷4
÷6
÷8
÷10
÷12
÷14
÷16
GCK2
Synch Reset
Synch Rst
相關(guān)PDF資料
PDF描述
EEM08DRUH CONN EDGECARD 16POS DIP .156 SLD
ESM02DRKN CONN EDGECARD 4POS DIP .156 SLD
LP2980IBPX-5.0/NOPB IC REG LDO 5V 50MA 5MICROSMD
171-015-113R001 CONN DB15 MALE DIP SOLDER NICKEL
XC95288XL-10PQ208I IC CPLD 288MCELL 10NS 208PQFP
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XC2C256-7FT256C 制造商:Xilinx 功能描述:CPLD COOLRUNNER-II 6K GATES 256 MCRCLLS 300MHZ 0.18UM 1.8V 2 - Trays 制造商:Xilinx 功能描述:IC SYSTEM GATE 制造商:Xilinx 功能描述:IC CR-II CPLD 256MCELL 256-BGA
XC2C2567FT256I 制造商:XILINX 功能描述:New
XC2C256-7FT256I 制造商:Xilinx 功能描述:CPLD COOLRUNNER-II 6K GATES 256 MCRCLLS 300MHZ 0.18UM 1.8V 2 - Trays 制造商:Xilinx 功能描述:IC SYSTEM GATE 制造商:Xilinx 功能描述:IC CR-II CPLD 256MCELL 256-BGA
XC2C2567FTG256C 制造商:XILINX 功能描述:Pb Free
XC2C256-7FTG256C 功能描述:IC CR-II CPLD 256MCELL 256-BGA RoHS:是 類別:集成電路 (IC) >> 嵌入式 - CPLD(復(fù)雜可編程邏輯器件) 系列:CoolRunner II 標(biāo)準(zhǔn)包裝:90 系列:ispMACH® 4A 可編程類型:系統(tǒng)內(nèi)可編程 最大延遲時間 tpd(1):7.5ns 電壓電源 - 內(nèi)部:4.75 V ~ 5.25 V 邏輯元件/邏輯塊數(shù)目:- 宏單元數(shù):64 門數(shù):- 輸入/輸出數(shù):48 工作溫度:0°C ~ 70°C 安裝類型:表面貼裝 封裝/外殼:100-LQFP 供應(yīng)商設(shè)備封裝:100-TQFP(14x14) 包裝:托盤