收藏本站 您好, 買賣IC網歡迎您。 請登錄 免費注冊 我的買賣 新采購0 VIP會員服務 [北京]010-87982920 [深圳]0755-82701186 網站導航 發(fā)布緊急采購 IC現(xiàn)貨 IC急購 電子元器件 搜 索 VIP會員服務 您現(xiàn)在的位置:買賣IC網 > PDF目錄372927 > XQ4013E (Xilinx, Inc.) QPRO XQ4000E/EX QML High-Reliability FPGAs PDF資料下載 參數資料 型號: XQ4013E 廠商: Xilinx, Inc. 元件分類: FPGA 英文描述: QPRO XQ4000E/EX QML High-Reliability FPGAs 中文描述: QPRO XQ4000E/EX QML第高可靠性的FPGA 文件頁數: 11/36頁 文件大?。?/td> 304K 代理商: XQ4013E 第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁當前第11頁第12頁第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁 QPRO XQ4000E/EX QML High-Reliability FPGAsDS021 (v2.2) June 25, 2000Product Specification1-800-255-7778RXQ4000E CLB Level-Sensitive RAM Switching Characteristic GuidelinesTesting of switching parameters is modeled after testingmethods specified by MIL-M-38510/605. All devices are100% functionally tested. Internal timing parameters arederived from measuring internal test patterns. Listed beloware representative values. For more specific, more precise,and worst-case guaranteed data, use the values reportedby the static timing analyzer (TRCE in the Xilinx Develop-ment System) and back-annotated to the simulation netlist.All timing parameters assume worst-case operating condi-tions (supply voltage and junction temperature). Valuesapply to all XQ4000E devices unless otherwise noted. Symbol Single Port RAMSize-3-4UnitsMinMaxMinMaxWrite OperationTWCTWCTTWPTWPTTASTASTTAHTAHTTDSTDSTTDHTDHTRead OperationAddress write cycle time16x28.0-8.0-ns32x18.0-8.0-nsWrite Enable pulse width (High)16x24.0-4.0-ns32x14.0-4.0-nsAddress setup time before WE16x22.0-2.0-ns32x12.0-2.0-nsAddress hold time after end of WE16x22.0-2.5-ns32x12.0-2.0-nsDIN setup time before end of WE16x22.2-4.0-ns32x12.2-5.0-nsDIN hold time after end of WE16x22.0-2.0-ns32x12.0-2.0-nsTRCTRCTTILOTIHOAddress read cycle time16x23.1-4.5-ns32x15.5-6.5-nsData valid after address change (no Write Enable)16x2-1.8-2.7ns32x1-3.2-4.7nsRead Operation, Clocking Data into Flip-FlopTICKTIHCKRead During WriteAddress setup time before clock K16x23.0-4.0-ns32x14.6-6.1-nsTWOTWOTTDOTDOTRead During Write, Clocking Data into Flip-FlopData valid after WE goes active (DIN stable before WE)16x2-6.0-10.0ns32x1-7.3-12.0nsData valid after DIN (DIN changes during WE)16x2-6.6-9.0ns32x1-7.6-11.0nsTWCKTWCKTTDCKTDOCKNotes: 1.Timing for the 16x1 RAM option is identical to 16x2 RAM timing.WE setup time before clock K16x26.0-8.0-ns32x16.8-9.6-nsData setup time before clock K16x25.2-7.0-ns32x16.2-8.0-ns 相關PDF資料 PDF描述 XQ4013E-3BG191M QPRO XQ4000E/EX QML High-Reliability FPGAs XQ4025E-3CB196N QPRO XQ4000E/EX QML High-Reliability FPGAs XQ4025E-3HQ191M QPRO XQ4000E/EX QML High-Reliability FPGAs XQ4025E-3HQ191N QPRO XQ4000E/EX QML High-Reliability FPGAs XQ4025E-3PG191M QPRO XQ4000E/EX QML High-Reliability FPGAs 相關代理商/技術參數 參數描述 XQ4013E-3BG191M 制造商:XILINX 制造商全稱:XILINX 功能描述:QPRO XQ4000E/EX QML High-Reliability FPGAs XQ4013E-3BG191N 制造商:XILINX 制造商全稱:XILINX 功能描述:QPRO XQ4000E/EX QML High-Reliability FPGAs XQ4013E-3BG196M 制造商:XILINX 制造商全稱:XILINX 功能描述:QML High-Reliability FPGAs XQ4013E-3BG196N 制造商:XILINX 制造商全稱:XILINX 功能描述:QML High-Reliability FPGAs XQ4013E-3CB191M 制造商:XILINX 制造商全稱:XILINX 功能描述:QML High-Reliability FPGAs 發(fā)布緊急采購,3分鐘左右您將得到回復。 采購需求 (若只采購一條型號,填寫一行即可) 發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價 發(fā)布成功!您可以繼續(xù)發(fā)布采購。也可以進入我的后臺,查看報價 *型號 *數量 廠商 批號 封裝 添加更多采購 我的聯(lián)系方式 * * * 快速發(fā)布 VIP會員服務 | 廣告服務 | 付款方式 | 聯(lián)系我們 | 招聘銷售 | 免責條款 | 網站地圖