參數(shù)資料
型號(hào): XRT86L30IV-F
廠商: Exar Corporation
文件頁數(shù): 13/284頁
文件大小: 0K
描述: IC LIU/FRAMER TI/E1/J1 SGL 128LQ
標(biāo)準(zhǔn)包裝: 72
控制器類型: T1/E1/J1 調(diào)幀器,LIU
電源電壓: 3.3V
工作溫度: -40°C ~ 85°C
安裝類型: 表面貼裝
封裝/外殼: 128-LQFP
供應(yīng)商設(shè)備封裝: 128-LQFP(14x20)
包裝: 托盤
第1頁第2頁第3頁第4頁第5頁第6頁第7頁第8頁第9頁第10頁第11頁第12頁當(dāng)前第13頁第14頁第15頁第16頁第17頁第18頁第19頁第20頁第21頁第22頁第23頁第24頁第25頁第26頁第27頁第28頁第29頁第30頁第31頁第32頁第33頁第34頁第35頁第36頁第37頁第38頁第39頁第40頁第41頁第42頁第43頁第44頁第45頁第46頁第47頁第48頁第49頁第50頁第51頁第52頁第53頁第54頁第55頁第56頁第57頁第58頁第59頁第60頁第61頁第62頁第63頁第64頁第65頁第66頁第67頁第68頁第69頁第70頁第71頁第72頁第73頁第74頁第75頁第76頁第77頁第78頁第79頁第80頁第81頁第82頁第83頁第84頁第85頁第86頁第87頁第88頁第89頁第90頁第91頁第92頁第93頁第94頁第95頁第96頁第97頁第98頁第99頁第100頁第101頁第102頁第103頁第104頁第105頁第106頁第107頁第108頁第109頁第110頁第111頁第112頁第113頁第114頁第115頁第116頁第117頁第118頁第119頁第120頁第121頁第122頁第123頁第124頁第125頁第126頁第127頁第128頁第129頁第130頁第131頁第132頁第133頁第134頁第135頁第136頁第137頁第138頁第139頁第140頁第141頁第142頁第143頁第144頁第145頁第146頁第147頁第148頁第149頁第150頁第151頁第152頁第153頁第154頁第155頁第156頁第157頁第158頁第159頁第160頁第161頁第162頁第163頁第164頁第165頁第166頁第167頁第168頁第169頁第170頁第171頁第172頁第173頁第174頁第175頁第176頁第177頁第178頁第179頁第180頁第181頁第182頁第183頁第184頁第185頁第186頁第187頁第188頁第189頁第190頁第191頁第192頁第193頁第194頁第195頁第196頁第197頁第198頁第199頁第200頁第201頁第202頁第203頁第204頁第205頁第206頁第207頁第208頁第209頁第210頁第211頁第212頁第213頁第214頁第215頁第216頁第217頁第218頁第219頁第220頁第221頁第222頁第223頁第224頁第225頁第226頁第227頁第228頁第229頁第230頁第231頁第232頁第233頁第234頁第235頁第236頁第237頁第238頁第239頁第240頁第241頁第242頁第243頁第244頁第245頁第246頁第247頁第248頁第249頁第250頁第251頁第252頁第253頁第254頁第255頁第256頁第257頁第258頁第259頁第260頁第261頁第262頁第263頁第264頁第265頁第266頁第267頁第268頁第269頁第270頁第271頁第272頁第273頁第274頁第275頁第276頁第277頁第278頁第279頁第280頁第281頁第282頁第283頁第284頁
XRT86L30
VIII
REV. 1.0.1
SINGLE T1/E1/J1 FRAMER/LIU COMBO
LIST OF TABLES
Table 1:: List by Pin Number ............................................................................................................................................. 4
Table 2:: Selecting the Microprocessor Interface Mode .................................................................................................. 21
Table 3:: XRT86L30 Microprocessor Interface Signals that exhibit constant roles in both Intel and Motorola Modes .... 22
Table 4:: Intel mode: Microprocessor Interface Signals ................................................................................................... 22
Table 5:: Motorola Mode: Microprocessor Interface Signals ........................................................................................... 23
Table 6:: Intel Microprocessor Interface Timing Specifications ....................................................................................... 25
Table 7:: Intel Microprocessor Interface Timing Specifications ....................................................................................... 27
Table 8:: Motorola 68K Microprocessor Interface Timing Specifications ......................................................................... 28
Table 9:: XRT86L30 Framer/LIU Register Map ............................................................................................................... 30
Table 10:: Register Summary .......................................................................................................................................... 31
Table 11:: Clock Select Register E1 Mode ...................................................................................................................... 37
Table 12:: Line Interface Control Register T1 Mode ........................................................................................................ 38
Table 13:: General Purpose Input/Output 0 Control Register .......................................................................................... 38
Table 14:: Framing Select Register-E1 Mode .................................................................................................................. 39
Table 15:: Framing Select Register-T1 Mode .................................................................................................................. 40
Table 16:: Alarm Generation Register - E1 Mode ............................................................................................................ 41
Table 17:: Alarm Generation Register -T1 Mode ............................................................................................................. 42
Table 18:: Synchronization MUX Register - E1 Mode ..................................................................................................... 44
Table 19:: Synchronization MUX Register - T1 Mode ..................................................................................................... 45
Table 20:: Transmit Signaling and Data Link Select Register - E1 Mode ........................................................................ 46
Table 21:: Transmit Signaling and Data Link Select Register - T1 Mode ........................................................................ 47
Table 22:: Framing Control Register E1 Mode ................................................................................................................ 48
Table 23:: Framing Control Register T1 Mode ................................................................................................................ 49
Table 24:: Receive Signaling & Data Link Select Register - E1 Mode ............................................................................ 50
Table 25:: Receive Signaling & Data Link Select Register (RS&DLSR) T1 Mode .......................................................... 51
Table 26:: Signaling Change Register 0 - T1 Mode ......................................................................................................... 52
Table 27:: Signaling Change Register 1 .......................................................................................................................... 52
Table 28:: Signaling Change Register 2 .......................................................................................................................... 53
Table 29:: Signaling Change Register 3 .......................................................................................................................... 53
Table 30:: Receive National Bits Register ....................................................................................................................... 53
Table 31:: Receive Extra Bits Register ............................................................................................................................ 54
Table 32:: Data Link Control Register .............................................................................................................................. 55
Table 33:: Transmit Data Link Byte Count Register ........................................................................................................ 56
Table 34:: Receive Data Link Byte Count Register ......................................................................................................... 57
Table 35:: Slip Buffer Control Register ............................................................................................................................ 57
Table 36:: FIFO Latency Register .................................................................................................................................... 58
Table 37:: DMA 0 (Write) Configuration Register ............................................................................................................ 58
Table 38:: DMA 1 (Read) Configuration Register ............................................................................................................ 59
Table 39:: Interrupt Control Register ............................................................................................................................... 60
Table 40:: LAPD Select Register ..................................................................................................................................... 60
Table 41:: Customer Installation Alarm Generation Register .......................................................................................... 61
Table 42:: Performance Report Control Register ............................................................................................................ 61
Table 43:: Gapped Clock Control Register ...................................................................................................................... 62
Table 44:: Gapped Clock Control Register ...................................................................................................................... 62
Table 45:: Transmit Interface Control Register - E1 Mode .............................................................................................. 63
Table 46:: Transmit Interface Control Register - T1 Mode .............................................................................................. 64
Table 47:: Receive Interface Control Register (RICR) - E1 Mode ................................................................................... 66
Table 48:: Receive Interface Control Register (RICR) - T1 Mode ................................................................................... 67
Table 49:: DS1 Test Register .......................................................................................................................................... 68
Table 50:: Loopback Code Control Register .................................................................................................................... 69
Table 51:: Transmit Loopback Coder Register ................................................................................................................ 70
Table 52:: Receive Loopback Activation Code Register .................................................................................................. 70
Table 53:: Receive Loopback Deactivation Code Register ............................................................................................. 70
Table 54:: Transmit Sa Select Register ........................................................................................................................... 71
Table 55:: Transmit Sa Auto Control Register 1 .............................................................................................................. 71
Table 56:: Conditions on Receive side When TSACR1 bits Are enabled ........................................................................ 72
Table 57:: Transmit Sa Auto Control Register 2 .............................................................................................................. 72
Table 58:: Conditions on Receive side When TSACR1 bits enabled .............................................................................. 73
相關(guān)PDF資料
PDF描述
XRT86VL30IV-F IC FRAMR/LIU T1/E1/J1 QD 128LQFP
XRT86VL32IB-F IC LIU/FRAMER T1/E1/J1 2CH 225BG
XRT86VL34IB-F IC LIU/FRAMER T1/E1/J1 4CH 225BG
XRT86VL38IB484-F IC LIU/FRAMER T1/E1/J1 8CH 484BG
XRT86VX38IB329-F IC TI/E1/J1 FRAMER/LIU 329FPBGA
相關(guān)代理商/技術(shù)參數(shù)
參數(shù)描述
XRT86L32IB 制造商:Exar Corporation 功能描述:
XRT86SH221 制造商:EXAR 制造商全稱:EXAR 功能描述:SDH-TO-PDH FRAMER/MAPPER WITH INTEGRATED 21-CHANNEL E1 SH LIU
XRT86SH221_08 制造商:EXAR 制造商全稱:EXAR 功能描述:SDH-TO-PDH FRAMER/MAPPER WITH INTEGRATED 21-CHANNEL E1 SH LIU
XRT86SH221ES 功能描述:網(wǎng)絡(luò)控制器與處理器 IC VOYAGER LITE RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray
XRT86SH221IB 功能描述:網(wǎng)絡(luò)控制器與處理器 IC SDH-TO-PDH, VT/TU INTGR 21 CHNL 2FRAME RoHS:否 制造商:Micrel 產(chǎn)品:Controller Area Network (CAN) 收發(fā)器數(shù)量: 數(shù)據(jù)速率: 電源電流(最大值):595 mA 最大工作溫度:+ 85 C 安裝風(fēng)格:SMD/SMT 封裝 / 箱體:PBGA-400 封裝:Tray